电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL502-35QCL-R

产品描述750kHz - 800MHz Low Phase Noise Multiplier VCXO
产品类别无源元件    振荡器   
文件大小254KB,共9页
制造商PLL (PhaseLink Corporation)
下载文档 详细参数 全文预览

PLL502-35QCL-R概述

750kHz - 800MHz Low Phase Noise Multiplier VCXO

PLL502-35QCL-R规格参数

参数名称属性值
厂商名称PLL (PhaseLink Corporation)
Reach Compliance Codeunknow

文档预览

下载PDF文档
PLL502-35/-37/-38/-39
750kHz – 800MHz Low Phase Noise Multiplier VCXO
Universal Low Phase Noise IC’s
FEATURES
Selectable 750kHz to 800MHz range.
Low phase noise output (@ 10kHz frequency
offset, -142dBc/Hz for 19.44MHz, -125dBc/Hz for
155.52MHz, -115dBc/Hz for 622.08MHz).
CMOS (PLL502-37), PECL (PLL502-35 and
PLL502-38) or LVDS (PLL502-39) output.
12 to 25MHz crystal input.
No external load capacitor or varicap required.
Output Enable selector.
Wide pull range (+/-200 ppm)
Selectable 1/16 to 32x frequency multiplier.
3.3V operation.
Available in 16-Pin (TSSOP or 3x3mm QFN).
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
VCON
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
The PLL502-35 (PECL with inverted OE), PLL502-37
(CMOS), PLL502-38 (PECL), and PLL502-39 (LVDS)
are high performance and low phase noise VCXO IC
chips. They provide phase noise performance as low
as –125dBc at 10kHz offset (at 155MHz), by multi-
plying the input crystal frequency up to 32x. The
wide pull range (+/- 200 ppm) and very low jitter
make them ideal for a wide range of applications,
including SONET/SDH and FEC. They accept fun-
damental parallel resonant mode crystals from 12 to
25MHz.
XOUT
SEL3^
SEL2^
OE
13
14
15
16
12
11
10
SEL1^
9
DESCRIPTION
XIN
SEL0^ / VDD*
VDD / GND*
P502-3x
1
2
3
4
PLL 502-3x
GND
GND
8
7
6
5
GND
CLKC
VDD
CLKT
VCON
BLOCK DIAGRAM
SEL
OE
Vin
X+
X-
Oscillator
Amplifier
w/
integrated
varicaps
PLL
(Phase
Locked
Loop)
^:
*:
Internal pull-up
On 3x3 package, PLL502-35/-38 do not have SEL0 available: Pin
10 is VDD, pin 11 is GND. However, PLL502-37/-39 have SEL0
(pin 10), and pin11 is VDD. See pin assignment table for details.
OUTPUT ENABLE LOGICAL LEVELS
Part #
PLL502-38
PLL502-35
PLL502-37
PLL502-39
OE
0 (Default)
1
0
1 (Default)
Tri-state
Tri-state
GND
State
Output enabled
Q
Q
Output enabled
PLL by-pass
PLL502-3x
OE input: Logical states defined by PECL levels for PLL502-38
Logical states defined by CMOS levels for PLL502-37/-39
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 01/19/06 Page 1
关于运放有些困惑 求解答
76621 1、感觉运放的的理想特性 就是为了干这个事 又想把Vin 给V ,而又不想 Ii上走电流 ,然后再把Vo给输出电压源,感觉这个模型就可以完全代替一个 同相比例了。然后如果有另外一种器件 也 ......
shirl 模拟电子
操作台灯光暗,焊接时看不清怎么办?
屋顶的等开着,看起来也很费劲。有没有用台灯的朋友给推荐一下。...
yangxf1217 PCB设计
开关电源APFC电感设计
50354...
czf0408 电源技术
关于蓝牙BlueNRG-132程序丢失问题
一、基本信息 1. BlueNRG-132外围电路,由ST FAE提供参考设计。 2. 运行环境BlueNRG-132,协议栈BlueNRG-1_2 DK 2.6.0。 3. 程序分为Boot(0X10040000-0X10048000)和APP(0X10048000--0X1006700 ......
wanpengming 意法半导体-低功耗射频
关于DSP的问题1
各位高手,小弟正在开发DSP处理器与ARM处理器通过CAN总线通信的程序,在开发DSP处理器接收CAN消息的程序的时候,使用16~31邮箱作为接收邮箱。系统运行后,依次读取16~31编号的邮箱内容,发 ......
wangxd5429 DSP 与 ARM 处理器
MAX32630FTHR设计笔记(5):如何解决Undefined symbol __use_two_region_memory 问题
开发环境:KEIL MDK 5.23MCU型号:MAX32630在编译工程文件是,出现Undefined symbol __use_two_region_memory 和Undefined symbol __initial_sp,如下图所示311140 知其然就要知其所以然,我们 ......
Justice_Gao DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1432  2715  2114  2122  213  29  55  43  5  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved