电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL502-52HSC-R

产品描述Low Phase Noise Divider by 2 VCXO (10MHz to 20MHz)
文件大小198KB,共5页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL502-52HSC-R概述

Low Phase Noise Divider by 2 VCXO (10MHz to 20MHz)

文档预览

下载PDF文档
PLL502-52
Low Phase Noise Divider by 2 VCXO (10MHz to 20MHz)
FEATURES
Integrated voltage-controlled crystal oscillator
circuitry (VCXO) (pull range 380ppm minimum).
VCXO tuning range: 0V - V
DD
V.
Uses inexpensive fundamental-mode parallel
resonant crystals (from 20 to 40MHz).
Integrated divider by 2: output range of 10MHz
to 20MHz.
2.5V or 3.3V supply voltage.
Selectable High Drive (30mA) or Standard Drive
(10mA) output.
Available in 8-Pin TSSOP or SOIC.
PIN CONFIGURATION
XOUT
N/C
VCON
GND
1
2
3
4
8
7
6
5
XIN
OE^
VDD
CLK
Note: ^ denotes internal pull up
OUTPUT RANGE
DESCRIPTION
DIVIDER
FREQUENCY
RANGE
10 - 20MHz
OUTPUT
BUFFER
CMOS
PLL502-52
The PLL502-52 is a monolithic low jitter, high per-
formance CMOS VCXO IC Die. It allows the control
of the output frequency with an input voltage
(VCON), using a low cost crystal.
This makes the PLL502-52 ideal for a wide range of
applications requiring a VCXO output in the 10MHz
to 20MHz range, using a fundamental crystal ranging
from 20 to 40 MHz.
÷
2
BLOCK DIAGRAM
X IN
XOUT
XTAL
OSC
V A R IC A P
C LK
OE
VCON
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 9/17/04 Page 1
急需高级软件研发工程师
? 精通嵌入式系统开发和VxWorks嵌入式操作系统; ? 熟悉交换机和路由器中的通用协议,有过相关产品开发经验; ? 从事过高端交换机和高端路由器开发者优先; ? 从事过PPC系列CPU和Broadcom st ......
ccqingzhi 嵌入式系统
EALGE准备在5月20号开展中文在线研讨会
EALGE准备在5月20号开展中文在线研讨会,有兴趣的同学可以听一下。 下面是截图,我不晓得怎么让网站显示html源代码的页面。 http://www.element-14.com/community/servlet/JiveServlet/sh ......
lgflyman76 PCB设计
硬件工程师必杀技
1 、充分了解各方的设计需求,确定合适的解决方案 启动一个硬件开发项目,原始的推动力会来自于很多方面,比如市场的需要,基于整个系统架构的需要,应用软件部门的功能实现需要,提高系 ......
songbo 单片机
如果想创业,你最先想用WINCE做什么产品
如果想创业,你最先想用WINCE做什么产品 做技术的很多人都有自己创业的想法,想自己做大,做强,不用看老板的脸色,但如果你精通WINCE及其它技能,你最想做什么产品? 欢迎大家参与...
wujieling 嵌入式系统
本人积分为负的,是什么情况?
请教,如何赚积分? 尝试回复帖子,积分没有变化。 而且参与【阅读并了解是德科技示波器、校准服务精彩专题,答题赢好礼!活动颁奖啦!】活动,中奖并不能回复,郁闷。。 ...
xhuaihe 为我们提建议&公告
FPGA 读写DDR3出现有规律的错误?(有没有大牛画过DDR3的板子,重金求画板)
FPGA 读写DDR3出现有规律的错误?问题件附件? ...
zhangyibing1986 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2105  2062  62  2444  1174  43  42  2  50  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved