电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL602-37OCL

产品描述750kHz ?800MHz Low Phase Noise Multiplier XO
产品类别无源元件    振荡器   
文件大小283KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 详细参数 全文预览

PLL602-37OCL概述

750kHz ?800MHz Low Phase Noise Multiplier XO

PLL602-37OCL规格参数

参数名称属性值
厂商名称PLL (PhaseLink Corporation)
Reach Compliance Codeunknow

文档预览

下载PDF文档
PLL602-35/-37/-38/-39
750kHz – 800MHz Low Phase Noise Multiplier XO
Universal Low Phase Noise IC’s
FEATURES
Selectable 750kHz to 800MHz range.
Low phase noise output (@ 10kHz frequency
offset, -140dBc/Hz for 19.44MHz, -127dBc/Hz for
106.25MHz, -125dBc/Hz for 155.52MHz, -
110dBc/Hz for 622.08MHz).
CMOS (PLL602-37), PECL (PLL602-35 and
PLL602-38) or LVDS (PLL602-39) output.
12 to 25MHz crystal input.
No external load capacitor required.
Output Enable selector.
Selectable 1/16 to 32x frequency multiplier.
3.3V operation.
Available in 16-Pin (TSSOP or 3x3mm QFN).
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 602-3X
The PLL602-35 (PECL with inverted OE), PLL602-37
(CMOS), PLL602-38 (PECL), and PLL602-39 (LVDS)
are high performance and low phase noise XO IC
chips. They provide phase noise performance as low
as –125dBc at 1kHz offset (at 155MHz) and a typical
RMS jitter of 4pS RMS ( at 155MHz ). They accept
fundamental parallel resonant mode crystals from 12
to 25MHz.
VDD / GND*
DESCRIPTION
XIN
SEL0^ / VDD*
10
XOUT
SEL3^
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
8
7
6
5
GND
CLKC
VDD
CLKT
PLL602-3X
1
2
3
4
GND
GND
SEL
OE
PLL
(Phase
Locked
Loop)
^:
*:
Q
Q
Internal pull-up
On 3x3 package, PLL602-35/-38 do not have SEL0 available: Pin
10 is VDD, pin 11 is GND. However, PLL602-37/-39 have SEL0
(pin 10), and pin 11 is VDD. See pin assignment table for details.
XIN
XOUT
Oscillator
Amplifier
OUTPUT ENABLE LOGICAL LEVELS
Part #
PLL602-3x
PLL by-pass
PLL602-38
PLL602-35
PLL602-37
PLL602-39
OE
0 (Default)
1
0
1 (Default)
State
Output enabled
Tri-state
Tri-state
Output enabled
OE input: Logical states defined by PECL levels for PLL602-38
Logical states defined by CMOS levels for
PLL602-35/-37/-39
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/28/05 Page 1
GND
GND
BLOCK DIAGRAM
求购接口转换
求购一板,包含两个tcp/ip(10mps)接口以及一个can(1mps)接口(最好有一个rs232)。板内芯片(最好为arm,dsp等较流行芯片)具有各协议间数据转换的能力。同时,因该板将做教学演示用,因此 ......
zzfff 嵌入式系统
【GD32E231 DIY大赛】2,编辑例程
刚才去比赛官方页面下载了资料:https://www.eeworld.com.cn/huodong/GigaDevice_GD32E231Contest_201903/看到里面有例程,然后就迫不及待的想要试一下。 我使用的是MDK,这个就不用了多说了, ......
hehung GD32 MCU
ISE VHDL 综合警告 增加2到3G Memory
编了一个大程序,3万行,可以仿真,但综合警告 增加2到3G Memory 是我的计算机要增加内存,还是FPGA板的Memory不够了呢? 这个警告很严重吗?我要怎么解决呢? 本帖最后由 timdong 于 2 ......
timdong FPGA/CPLD
免费申请TI 样片,晒单赢好礼!
活动详情>>免费申请TI 样片,晒单赢好礼! 活动时间:11月20日-12月31日 如何参与 1、免费样片申请:点击活动页面任意样片,成功申请3类以上芯片,即有机会获奖。2、申请成功样片后,以“ ......
EEWORLD社区 TI技术论坛
wince中usb驱动移植
由于wince4.2只支持USB1.0,所以想修改相关代码,使之支持USB2.0,听说wince5.0支持2.0,能不能把WINCE5.0里的USB2.0的驱动代码移植到WINCE4.2上?具体该如何修改呢?谢谢...
karachi 嵌入式系统
再请教vxworksk下 PPP的使用
在VXWORKS上层写个通信程序,再把组件里的PPP协议INCLUDE的吗? 今天做了一下实验,过路高人请请,再指点一下,谢谢,谢谢!! ^_^ 我的版本号是5.5 在usrAppInit.c中添加代码, 但未成功 ......
天天 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1930  1092  1521  207  1887  39  22  31  5  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved