电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CFM0204T103JT

产品描述Carbon Film MELF Resistor
文件大小465KB,共2页
制造商Meritek Electronics
官网地址http://www.meritekusa.com
下载文档 全文预览

CFM0204T103JT概述

Carbon Film MELF Resistor

Drop Impact Acceptance Criteria
[b][font=Times New Roman][color=#000000][size=10pt][/size][/color][/font][size=2][color=#000000] [/color][/size][/b][align=left][color=#000000][size=2]1.1[/size][size=2]The detachable battery shall be...
yedaochang 电源技术
香版,请问ST官方有STM3210E-EVAL开发板吗?
香版,请问ST官方有STM3210E-EVAL开发板吗?记得昨天看到这里一篇文章是,您们公开PCB板等资料,而您们也没有打板的呀!如果有,能透露下价格吗?...
leijun203 stm32/stm8
晒一下万圣节小惊喜
今天收到万圣节小惊喜了,非常感谢论坛,还是第一次收到万圣节礼物{:1_102:}{:1_102:}...
qwerghf 聊聊、笑笑、闹闹
发个单片机的课件给想自学单片机的人
[[i] 本帖最后由 315515297 于 2009-5-6 14:52 编辑 [/i]]...
315515297 单片机
4种端接方法,教你完美解决信号端接困惑
串行端接  实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器输出端可以省去电阻(R)。  优势:  低功耗解决方案(没有对地的吸电流)  很容易计算R的值 R (Z0ZOUT).  弱点:  上升/下降时间受RC电路的影响,增加抖动  只对低频信号有效  备注:  CMOS驱动器  不适合高频时钟CMOS drivers信号  适合低频时钟信号和非常短的走线  下拉电阻  CMOS ...
Aguilera 模拟与混合信号
肯求高手进!关于CPLD的逻辑电路的设计
我的问题是这样的,我要用CPLD设计几个逻辑模块,完成这样的功能:主要是来处理两个只有很短时间间隔的脉冲信号,用CPLD来记下这两个信号的时间间隔,并把这个时间t通过USB接口芯片传给上位机。请问我这CPLD中的逻辑电路模块:计时数模块 控制模块 于USB的通信模块,应该怎么设计!在这里希望能得到大家的帮助!我对CPLD的了解很少,大概也就一两个星期,是因为做的这个东西要求时钟频率比较高(精度要求...
goodxinna 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 283  462  984  1306  1530 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved