电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V631S10PRFI

产品描述256K X 18 DUAL-PORT SRAM, 10 ns, PQFP128
产品类别存储   
文件大小307KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V631S10PRFI概述

256K X 18 DUAL-PORT SRAM, 10 ns, PQFP128

IDT70V631S10PRFI规格参数

参数名称属性值
功能数量1
端子数量128
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间10 ns
加工封装描述14 × 20 MM, 1.40 MM HEIGHT, TQFP-128
状态ACTIVE
工艺CMOS
包装形状矩形的
包装尺寸FLATPACK, 低 PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级COMMERCIAL
内存宽度18
组织256K × 18
存储密度4.72E6 deg
操作模式同步
位数262144 words
位数256K
内存IC类型双端口静态随机存储器
串行并行并行

文档预览

下载PDF文档
HIGH-SPEED 3.3V 256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
Features
IDT70V631S
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V631 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 128-pin Thin Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
UB
R
LB
R
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0 R
CE
1 R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
17L
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
17R
A
0R
OE
L
CE
0L
CE
1L
R/W
L
BUSY
L
SEM
L
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0 R
CE
1 R
R/W
R
BUSY
R
M/S
SEM
R
INT
R
TDI
TDO
JTAG
TMS
TCK
TRST
5622 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
OCTOBER 2003
DSC-5622/5
1
©2003 Integrated Device Technology, Inc.

推荐资源

2016年法定晚婚假会变么
听说是3天了 ,没有15天假了{:1_98:} ...
wanghlady 聊聊、笑笑、闹闹
这一小段汇编程序如何用verilog hdl的循环语句实现
MOV R4,#39H ;//R4=17H(39H) JB PHASE_REQUEST,PHASE_DETECT_20 ;//有相位请求吗? RET PHASE_DETECT_20: ......
pengwenxue FPGA/CPLD
单片机控制xc1004四轴SPI运动控制芯片资料
单片机控制xc1004四轴SPI运动控制芯片,简化了项目难度,有需要的可下载下来看下 ...
w75815895 stm32/stm8
PCB 什么情况下可以敷铜,什么情况下不能敷铜?
给出入职场的小伙伴转载一个比较实用的经验 并不是什么情况下敷铜都比不敷铜好,也并不是什么情况下敷铜都会减少环路面积,敷铜作用主要有两个方面: (1)可以起到一定的回流作用,当然,如 ......
Aguilera PCB设计
linux下短信发送问题
LINUX下,板子上外接短信猫,现在需要使用C或C++编写短信发送程序,用到AT指令,请问有人做过这方面的吗,能否提供些这方面资料学习下,谢谢!...
wolfliu_67 Linux开发
请教一个基础性的问题,并联电容的放电速度是不是由电容的ESR决定的
本帖最后由 snowblind123 于 2022-4-25 10:53 编辑 请教一个基础性的问题,并联电容的放电速度是不是由电容的ESR决定的,100HZesr低,代表低频的时候放电快,100KHZesr低,代表高频的时候放 ......
snowblind123 模拟电子

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2328  986  2675  1455  342  47  20  54  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved