电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CE1812-561-F202GCW

产品描述Ceramic Capacitor, Multilayer, Ceramic, 2000V, 1% +Tol, 1% -Tol, C0G, -/+30ppm/Cel TC, 0.00056uF, 1812,
产品类别无源元件    电容器   
文件大小53KB,共1页
制造商RCD Components Inc.
官网地址http://www.rcdcomponents.com/
标准
下载文档 详细参数 全文预览

CE1812-561-F202GCW概述

Ceramic Capacitor, Multilayer, Ceramic, 2000V, 1% +Tol, 1% -Tol, C0G, -/+30ppm/Cel TC, 0.00056uF, 1812,

CE1812-561-F202GCW规格参数

参数名称属性值
是否Rohs认证符合
Objectid917463347
包装说明, 1812
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00056 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度2.5 mm
JESD-609代码e3
长度4.5 mm
多层Yes
负容差1%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
正容差1%
额定(直流)电压(URdc)2000 V
系列CE1812(2KV,G)
尺寸代码1812
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Matte Tin (Sn)
宽度3.2 mm
我设计了一个CPU内核,请问有关申请专利的事情.
大家好:  我设计了一个32位的CPU,采用5级流水,用VERILOG描述的.虽然在体积和速度上不能与现在的针对具体器件的商业软核(如NIOS2等)比较,但是我在里面用了多处自己的创新设计,提出了一种对某一部分新的实现结构,和传统的都不相同,书本也没有这方面的介绍.但是在某些应用中的确很方便.不知道可不可以申请专利,申请专利大约多少花费,多长时间.  先谢谢了:)...
arwei FPGA/CPLD
DDS介绍(自己整理)
[b][size=16pt]DDS [/size][/b][b][font=宋体][size=16pt]概[/size][/font][/b][b][font=宋体][size=16pt]要[/size][/font][/b][b][size=16pt][/size][/b]1971[font=宋体]年,美国学者[/font]J.Tierney[font=宋体]等人撰写的“[/font]A DIG...
fighting 模拟电子
求VxWorks的VxMp的相关资料!!!
如题!谢谢!...
omantou 实时操作系统RTOS
DSP系统设计100问 希望对大家有用
[hide][/hide]...
cobble1 DSP 与 ARM 处理器
欢迎quanzx 成为模拟版块版主:)
欢迎quanzx,也期待诸多模拟版主一起,将咱模拟版块建设的更温馨。quanzx的文章:https://home.eeworld.com.cn/space.php?uid=122468op=bbs:victory:...
soso 模拟电子
LED灯击穿原因
求各位大神指点小弟下:击穿LED灯的静电需要多大?除了静电还有什么原因会造成LED灯被击穿。(LED灯白光)...
骑着蜗牛寻觅你 LED专区

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 202  203  657  694  812 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved