电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

255-22.1184M-18-50GW

产品描述Parallel - Fundamental Quartz Crystal, 22.1184MHz Nom, HC-49SM, SMD, 4 PIN
产品类别无源元件    晶体/谐振器   
文件大小158KB,共4页
制造商Oscilent
官网地址http://www.oscilent.com
标准  
下载文档 详细参数 全文预览

255-22.1184M-18-50GW概述

Parallel - Fundamental Quartz Crystal, 22.1184MHz Nom, HC-49SM, SMD, 4 PIN

255-22.1184M-18-50GW规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1358263140
包装说明HC-49SM, SMD, 4 PIN
Reach Compliance Codecompliant
其他特性AT-CUT; BULK
老化5 PPM/FIRST YEAR
晶体/谐振器类型PARALLEL - FUNDAMENTAL
驱动电平1000 µW
频率稳定性0.003%
频率容差50 ppm
负载电容18 pF
安装特点SURFACE MOUNT
标称工作频率22.1184 MHz
最高工作温度85 °C
最低工作温度-40 °C
物理尺寸L12.5XB4.85XH5.0 (mm)/L0.492XB0.191XH0.197 (inch)
串联电阻50 Ω
表面贴装YES

文档预览

下载PDF文档
Oscilent Corporation | 252 - 255
Page 1 of 4
SMD Quartz Crystal
Series Number
Package
Description
Last Modified
252 ~ 255
.
FEATURES
- Cost effective
- Low profile
- Space saving design
- Tape and Reel
HC-49SM 4 Pad
SMD Quartz Crystal
Jan. 01 2002
.
OPERATING CONDITIONS / ELECTRICAL CHARACTERISTICS
PARAMETERS
Frequency Range
Frequency Tolerance
Temperature Tolerance
Operating Temperature
Storage Temperature
Shunt Capacitance
Load Capacitance
Drive Level
Aging (First Year)
Insulation Resistance
CONDITIONS
.
f
O
Ref @ +25ºC
T
L
T
OPR
T
STG
C
O
C
L
D
L
@ +25ºC
I
R
CHARACTERISTICS
3.579545 ~ 70.00
±30 (Std.) / ±15 , ±50 (Option)
±50 (Std.) / ±30 , ±100 (Option)
-20 ~ +70 (Std.) / -40 ~+85 (Option)
-40 ~ +85
7.0 max.
18.0 (Std.) / 10 ~ 50 and Series (Option)
1.0 max.
±5.0
500 (DC100 ±10V) min.
UNITS
MHz
PPM
PPM
ºC
ºC
pF
pF
mW
PPM/Y
Mohm
.
TABLE 1 - OPERATION MODE AND MOTIONAL RESISTANCE (RS)
FREQUENCY RANGE (MHz)
3.579545 ~ 4.999
5.0 ~ 5.999
6.0 ~ 7.999
8.0 ~ 8.999
9.0 ~ 9.999
10.0 ~ 14.999
MODE
Fundamental/AT
Fundamental/AT
Fundamental/AT
Fundamental/AT
Fundamental/AT
Fundamental/AT
ohm max.
200
150
120
90
80
70
FREQUENCY RANGE (MHz)
15.0 ~ 15.999
16.0 ~ 23.999
24.0 ~ 30.999
24.0 ~ 40.32
24.576 ~ 29.999
30.0 ~ 70.0
MODE
Fundamental/AT
Fundamental/AT
Fundamental/AT
Fundamental/BT
3rd OT/AT
3rd OT/AT
ohm max.
60
50
40
40
150
100
..
【FPGA技术】周期约束概念
n周期(PERIOD)指参考网络为时钟的同步元件间的路径,包括:flip-flop、latch、synchronous RAM等。 n周期约束不会优化以下路径: p从输入管脚到输出管脚之间的路径纯组合逻辑 p从输 ......
eeleader FPGA/CPLD
《GaN Transistors for Efficient Power Conversion》
442104 谁有这本书? 《中文的》 《GaN Transistors for Efficient Power Conversion》 ...
btty038 无线连接
焊盘孔的属性问题
【不懂就问】 图中要画的是DIP封装的孔 孔和焊盘的size and shape这一栏 有如下图的三种情况 箭头表示的分别是什么意思? 410267 ......
shaorc PCB设计
如何判定回路图的上电容滤波效果的好坏呢
比如两个不同回路,大致看来都有滤波电容,电感之类的元器件,滤波类型也差不多,那如何判定哪个滤波效果好呢,是否是看电容,电感的数量或者电容,电感的容量大小,还是?...
不挑食的老鼠 模拟电子
《社区大讲堂》DO-254中的高设计可靠性的逻辑综合(五)--冗余逻辑
缺省的逻辑综合目标都是减小面积,提高性能,而冗余电路和这一目标刚好相反。设计中的任何冗余都使设计面积增加,性能降低。 因此,逻辑综合工具缺省的设置都是寻找优化的方法来减少冗余, ......
心仪 FPGA/CPLD
UC3843中英文数据手册
UC3842/UC3843/UC3845中英文数据手册...
ydw621 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1392  1089  1329  686  370  29  22  27  14  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved