电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MT46V32M16TG-75ZL

产品描述double data rate ddr sdram
文件大小2MB,共68页
制造商Micron(美光)
官网地址http://www.micron.com/
下载文档 选型对比 全文预览

MT46V32M16TG-75ZL概述

double data rate ddr sdram

文档预览

下载PDF文档
ADVANCE
512Mb: x4, x8, x16
DDR SDRAM
DOUBLE DATA RATE
(DDR) SDRAM
FEATURES
• V
DD
= +2.5V ±0.2V, V
DD
Q = +2.5V ±0.2V
• Bidirectional data strobe (DQS) transmitted/
received with data, i.e., source-synchronous data
capture (x16 has two – one per byte)
• Internal, pipelined double-data-rate (DDR)
architecture; two data accesses per clock cycle
• Differential clock inputs (CK and CK#)
• Commands entered on each positive CK edge
• DQS edge-aligned with data for READs; center-
aligned with data for WRITEs
• DLL to align DQ and DQS transitions with CK
• Four internal banks for concurrent operation
• Data mask (DM) for masking write data (x16 has
two – one per byte)
• Programmable burst lengths: 2, 4, or 8
• x16 has programmable IOL/IOV.
• Concurrent auto precharge option is supported
• Auto Refresh and Self Refresh Modes
• Longer lead TSOP for improved reliability (OCPL)
• 2.5V I/O (SSTL_2 compatible)
MT46V128M4 – 32 Meg x 4 x 4 banks
MT46V64M8 – 16 Meg x 8 x 4 banks
MT46V32M16 – 8 Meg x 16 x 4 banks
For the latest data sheet revisions, please refer to the Micron
Web site:
www.micron.com/datasheets
PIN ASSIGNMENT (TOP VIEW)
66-Pin TSOP
x4
x8
x16
V
DD
V
DD
V
DD
NC
DQ0
DQ0
V
DD
Q V
DD
Q
V
DD
Q
NC
NC
DQ1
DQ0
DQ1
DQ2
V
SS
Q
V
SS
Q
VssQ
NC
NC
DQ3
NC
DQ2
DQ4
V
DD
Q V
DD
Q
V
DD
Q
NC
NC
DQ5
DQ1
DQ3
DQ6
V
SS
Q
V
SS
Q
VssQ
NC
NC
DQ7
NC
NC
NC
V
DD
Q V
DD
Q
V
DD
Q
NC
NC
LDQS
NC
NC
NC
V
DD
V
DD
V
DD
DNU
DNU
DNU
NC
NC
LDM
WE#
WE#
WE#
CAS# CAS#
CAS#
RAS# RAS#
RAS#
CS#
CS#
CS#
NC
NC
NC
BA0
BA0
BA0
BA1
BA1
BA1
A10/AP A10/AP A10/AP
A0
A0
A0
A1
A1
A1
A2
A2
A2
A3
A3
A3
V
DD
V
DD
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
OPTIONS
MARKING
• Configuration
128 Meg x 4 (32 Meg x 4 x 4 banks)
128M4
64 Meg x 8
(16 Meg x 8 x 4 banks)
64M8
32 Meg x 16
(8 Meg x 16 x 4 banks)
32M16
• Plastic Package – OCPL
66-pin TSOP (standard 22.3mm length) TG
(400 mil width, 0.65mm pin pitch)
• Timing – Cycle Time
7.5ns @ CL = 2 (DDR266B)
1
-75Z
2
7.5ns @ CL = 2.5 (DDR266B)
-75
2
10ns @ CL = 2 (DDR200)
-8
• Self Refresh
Standard
none
Low Power
L
NOTE:
1. Supports PC2100 modules with 2-3-3 timing
2. Supports PC2100 modules with 2.5-3-3 timing
3. Supports PC1600 modules with 2-2-2 timing
x16
V
SS
DQ15
V
SS
Q
DQ14
DQ13
V
DD
Q
DQ12
DQ11
V
SS
Q
DQ10
DQ9
V
DD
Q
DQ8
NC
V
SS
Q
UDQS
DNU
V
REF
V
SS
UDM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
x8
V
SS
DQ7
V
SS
Q
NC
DQ6
V
DD
Q
NC
DQ5
V
SS
Q
NC
DQ4
V
DD
Q
NC
NC
V
SS
Q
DQS
DNU
V
REF
V
SS
DM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
x4
V
SS
NC
V
SS
Q
NC
DQ3
V
DD
Q
NC
NC
V
SS
Q
NC
DQ2
V
DD
Q
NC
NC
V
SS
Q
DQS
DNU
V
REF
V
SS
DM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
Configuration
Refresh Count
Row Addressing
BankAddressing
Column Addressing
128 Meg x 4
32 Meg x 4 x 4 banks
8K
8K(A0–A12)
4 (BA0, BA1)
4K(A0–A9,A11,A12)
64 Meg x 8
32 Meg x 16
16 Meg x 8 x 4 banks 8 Meg x 16 x 4 banks
8K
8K(A0–A12)
4 (BA0, BA1)
2K(A0–A9, A11)
8K
8K(A0–A12)
4 (BA0, BA1)
1K(A0–A9)
KEY TIMING PARAMETERS
SPEED
GRADE
-75
-75
-8
CLOCK RATE
CL = 2**
133 MHz
100 MHz
100 MHz
CL = 2.5**
133 MHz
133 MHz
125 MHz
DATA-OUT
2.5ns
2.5ns
3.4ns
ACCESS
±0.75ns
±0.75ns
±0.8ns
DQS-DQ
SKEW
+0.5ns
+0.5ns
+0.6ns
WINDOW* WINDOW
*Minimum clock rate @ CL = 2 (-8) and CL = 2.5 (-75)
**CL = CAS (Read) Latency
512Mb: x4, x8, x16 DDR SDRAM
512Mx4x8x16DDR_B.p65 – Rev. B; Pub 4/01
1
Micron Technology, Inc., reserves the right to change products or specifications without notice.
©2001, Micron Technology, Inc.
‡ PRODUCTS AND SPECIFICATIONS DISCUSSED HEREIN ARE FOR EVALUATION AND REFERENCE PURPOSES ONLY AND ARE
SUBJECT TO CHANGE BY MICRON WITHOUT NOTICE. PRODUCTS ARE ONLY WARRANTED BY MICRON TO MEET MICRON’S
PRODUCTION DATA SHEET SPECIFICATIONS.

MT46V32M16TG-75ZL相似产品对比

MT46V32M16TG-75ZL MT46V32M16TG-75 MT46V32M16TG-75Z MT46V32M16TG-75L MT46V32M16TG-8 MT46V32M16TG-8L
描述 double data rate ddr sdram double data rate ddr sdram double data rate ddr sdram double data rate ddr sdram double data rate ddr sdram double data rate ddr sdram
求助硬盘DMA方式读写问题
各位大虾好,我用Tornado 2.2,需要读写硬盘,可是发现ataDrv.c中说"DMA is not suupported in this release",我经过测试发现读写速度也特别慢,是不是tornado2.2不支持DMA方式读写硬盘?应该怎么解 ......
Alan1987 嵌入式系统
晶体管射随电路
晶体管射随电路在很多的电子电路中,为了减少后级电路对前级电路的影响和有些前级电路的输出要求有较强的带负载能力(即要求输出阻抗较低)时,要用到缓冲电路,从而达到增强电路的带负载能力和前后 ......
fighting 模拟电子
求购二手stm32f407板子
求购一块二手stm32f407的开发板,最小系统就好 ...
House1989 淘e淘
ti DSP 加密问题讨论(转)
目前,最常用的TI DSP有C2000、C5000和C6000三大系列。 C2000是TI的入门级DSP,主要用在工业控制领域,如电机控制(变频调速)、数字电源等,以及计算机外设,如打印机、扫描仪等; C5000是TI ......
安_然 微控制器 MCU
跪求tft的verilog程序
哪位大哥有驱动tft的verilog的程序,能不能共享一下,小弟感激不尽!...
whf715 FPGA/CPLD
MODBUS协议在TI DSP TMS320F22335上的实现
做的仪表越来越复杂了,需要使用DSP了,开始一点一点将单片机的东西移植到DSP上面了。先说TMS320F28335的串口吧。有三个串口,SCIA,SCIB和SCIC,GPIO的管脚对应如下SCIA对应GPIO28/29和GPIO35/ ......
Aguilera DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2525  2270  875  357  2284  11  48  50  16  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved