电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

10121750-2022111LF

产品描述Board Connector
产品类别连接器    连接器   
文件大小411KB,共3页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准
下载文档 详细参数 全文预览

10121750-2022111LF概述

Board Connector

10121750-2022111LF规格参数

参数名称属性值
是否Rohs认证符合
Objectid1995374208
Reach Compliance Codecompliant
ECCN代码EAR99
连接器类型BOARD CONNECTOR
联系完成配合NOT SPECIFIED
触点材料COPPER ALLOY
制造商序列号10121750
测评汇总:安信可蓝牙开发板PB-02-Kit
活动详情:【安信可蓝牙开发板PB-02-Kit】更新至 2021-12-17测评报告汇总:@jszszzy安信可PB-02模组评测(4)——PHY62XX ADC使用指南安信可PB-02模组评测(3)——PHY62XX GPIO使用指南安信可PB-02模组评测(2)---PHY62XX 架构介绍设计任务介绍安信可PB-02模组评测(1)--编译环境搭建外观展示@jinglixixi【安信可蓝牙开发...
EEWORLD社区 测评中心专版
请问高手:关于优龙FS2410开发板串口问题
请问高手:[b] 怎么释放优龙FS2410开发板的调试串口一UART1,使得可以将UART1用作普通通讯端口跟GPRS模块通讯?板子串口1是用作控制台的调试串口的,所以如果要用他跟其他模块通讯,应该要将其释放作为普通通讯端口,问一下是修改bios还是内核,还是有其他方法[/b...
xyw 嵌入式系统
Qsys系统采用NiosII与自定义AvalonMM slave接口生成的系统没人reset输入口?
自定义了一个求两个数字a,b的最大公约数的硬件算法,然后用avalon MM 从设备接口连接到Qsys系统上,系统包括了:一个clk核,一个Nios II standard核一个DDR2控制器一个sysID核一个JtagUART核以及 一个自定义的求最大公约数核。如下图所示连接完成之后,生成Verilog以及bsf文件都没有reset输入(如下图),求解这是为什么,我记得原来是好好的。...
zpccx FPGA/CPLD
ucos
各位大虾,最近学习ucos系统,在OSTickISR函数里有一个OSIntNesting,请问这个变量的作用是????...
jinzhongxiao 实时操作系统RTOS
正式复工了,各种措施有做到位吗
你们单位门口有人给你们检查温度吗,你们都戴口罩戴手套上班吗,你们进公司前都消毒吗。。。...
led2015 聊聊、笑笑、闹闹
FPGA逻辑设计注意事项列表
这是一个在逻辑设计中注意事项列表,由此引起的错误常使得设计不可靠或速度较慢,为了提高设计性能和提高速度的可靠性,必须确定设计通过所有的这些检查。专业FPGA设计论坛3 [2 I5 \/ {3 N* X  可靠性3 k6 ]1 b( D3 R4 p! r/ \1 k1 v! f) S! ?h) E  1. 为时钟信号选用全局时钟缓冲器BUFG!不选用全局时钟缓冲器的时钟将会引入偏差。FPGA设计网论...
eeleader FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 498  1119  1204  1417  1445 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved