电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VHB75-Q48-S12

产品描述VHB75-Q48-S12
产品类别模拟混合信号IC    信号电路   
文件大小167KB,共2页
制造商CUI
官网地址http://www.cui.com
下载文档 详细参数 全文预览

VHB75-Q48-S12概述

VHB75-Q48-S12

VHB75-Q48-S12规格参数

参数名称属性值
Objectid113202681
包装说明DIP, DIP9/10,1.9,400/300
Reach Compliance Codecompliant
最大输入电压75 V
最小输入电压18 V
JESD-30 代码R-MDIP-T9
端子数量9
最大输出电流6.25 A
标称输出电压12 V
封装主体材料METAL
封装代码DIP
封装等效代码DIP9/10,1.9,400/300
封装形状RECTANGULAR
封装形式IN-LINE
认证状态Not Qualified
表面贴装NO
端子形式THROUGH-HOLE
端子节距7.62 mm
端子位置DUAL
诚骋电子专业兼职翻译人才
招聘兼职翻译、同传译员和外籍英文校对人员等。 我公司是国内知名的翻译公司,可进行十多种语言的相互翻译:汉语、英语、日语、德语、法语、俄语、韩语、意大利语、西班牙语、葡萄牙语、希腊语 ......
liyinhui514 求职招聘
双十一快递被虐纪实
看到一贴,很有意思,转来一起瞅瞅(原帖是http://www.guokr.com/post/642139/上的) 双十一强势来袭,兄弟们你败了么? 那么。你的快递又被虐了么? “暴力”快递,一种直接造成我们的快递物 ......
ljj3166 创意市集
EDA工具手册
45359...
wzt FPGA/CPLD
LM3S8962串口
最近在调试 串口部分,始终没调通,请高手看看怎么回事 #include "systemInit.h"#include <uart.h> // UART初始化void uartInit(void){ SysCtlPeriEnable(SYSCTL_PERIPH_UART0); // 使能U ......
beyondvv 微控制器 MCU
使用基于图形的物理综合加快FPGA设计时序收敛
传统的综合技术越来越不能满足当今采用 90 纳米及以下工艺节点实现的非常大且复杂的 FPGA 设计的需求了。问题是传统的 FPGA 综合引擎是基于源自 ASIC 的方法,如底层规划、区域内优化 (IPO,In-p ......
songrisi FPGA/CPLD
使用六西格玛软件JMP进行可靠性分析
时间:2010-07-05 10:15:35 来源:EEPW 作者: 可靠性是一个在产品的设计、制造和使用的每个环节中都存在的问题。简单地说,所谓可靠性就是产品不易发生故障的程度。众所周知,产品在出厂 ......
安_然 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1814  1566  955  1359  1115  37  32  20  28  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved