电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R9655101QCC

产品描述Multiplexer, ACT Series, 2-Func, 4 Line Input, 1 Line Output, True Output, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16
产品类别逻辑    逻辑   
文件大小240KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R9655101QCC概述

Multiplexer, ACT Series, 2-Func, 4 Line Input, 1 Line Output, True Output, CMOS, CDIP16, SIDE-BRAZED, CERAMIC, DIP-16

5962R9655101QCC规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
系列ACT
JESD-30 代码R-CDIP-T16
JESD-609代码e4
逻辑集成电路类型MULTIPLEXER
功能数量2
输入次数4
输出次数1
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)16 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS153/UT54ACTS153
Dual 4 to 1 Multiplexers
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS153 - SMD 5962-96550
UT54ACTS153 - SMD 5962-96551
DESCRIPTION
The UT54ACS153 and the UT54ACTS153 are dual four to one
line selectors/multiplexers. Common inputs A and B select a
value from one of four sources for each section and routes the
value from each section to their respective outputs. Separate
strobe inputs, G are provided for each of the two four-line sec-
tions.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
SELECT
INPUTS
B
X
L
L
L
L
H
H
H
H
A
X
L
L
H
H
L
L
H
H
C0
X
L
H
X
X
X
X
X
X
DATA INPUTS
C1
X
X
X
L
H
X
X
X
X
C2
X
X
X
X
X
L
H
X
X
C3
X
X
X
X
X
X
X
L
H
OUTPUT
CONTROL
G
H
L
L
L
L
L
L
L
L
OUTPUT
Y
L
L
H
L
H
L
H
L
H
PINOUTS
16-Pin DIP
Top View
1G
B
1C3
1C2
1C1
1C0
1Y
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
2G
A
2C3
2C2
2C1
2C0
2Y
16-Lead Flatpack
Top View
1G
B
1C3
1C2
1C1
1C0
1Y
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
2G
A
2C3
2C2
2C1
2C0
2Y
LOGIC SYMBOL
A
B
1G
1C0
1C1
1C2
1C3
(14)
(2)
(1)
(6)
(5)
(4)
(3)
EN
0
1
2
3
MUX
(7)
0
1
0
-
G
--
3
1Y
(15)
2G
(10)
2C0
(11)
2C1
(12)
2C2
(13)
2C3
(9)
2Y
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC
Publication 617-12.
1
晒WEBENCH设计的过程+10KHZ高通滤波器
在滤波器设计中,高通滤波器是很重要的一部分,本文介绍10KHZ高通滤波器的设计过程。 先就是打开webench设计界面http://www.ti.com.cn/lsds/ti_zh/analog/webench/overview.page,选择Fi ......
buer1209 模拟与混合信号
S3C2410 iis模式问题
数据手册里:IISMOD【7:6】=11,发送接收模式,然而缓冲区却只有一个。。。那发送接收模式是怎么实现的???...
linlintree 嵌入式系统
AHB总线问题
请教一下,在ahb总线规范中的增量突发和回环突发分别是什么意思?rt,那这两种突发模式分别是什么意思,谢谢各位大虾!...
eeleader-mcu FPGA/CPLD
microPython的正则表达式库ure感觉有问题,“*”通配符的匹配结果不对,
1.按照官网的意思:https://docs.micropython.org/en/latest/library/ure.html?highlight=ure *:Match zero or more of the previous sub-pattern. +:Match one or more of the previous su ......
mpy-little-yang MicroPython开源版块
关于IIC通讯PCB走线,是否需要差分走线?我现在是走的比较分散?最高400K的频率
关于IIC通讯PCB走线,是否需要差分走线?我现在是走的比较分散?最高400K的频率 ...
QWE4562009 PCB设计
去耦基础
最近看了很多关于去耦的technical paper。顺便翻译了一些跟大家共享。同时附上英文版,希望童鞋们指正。586959 586958 ...
nathanzhang 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2758  2812  2627  571  1861  24  8  18  51  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved