电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G240GM-G

产品描述缓冲器和线路驱动器 3V single buf/LD inv 3S
产品类别半导体    逻辑   
文件大小175KB,共22页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74AUP1G240GM-G概述

缓冲器和线路驱动器 3V single buf/LD inv 3S

74AUP1G240GM-G规格参数

参数名称属性值
厂商名称NXP(恩智浦)
产品种类缓冲器和线路驱动器
RoHS
逻辑系列AUP
逻辑类型CMOS
每芯片的通道数量1
极性Inverting
电源电压(最大值)3.6 V
电源电压(最小值)0.8 V
最大工作温度+ 125 C
最小工作温度- 40 C
安装风格SMD/SMT
封装 / 箱体XSON
封装Reel
高电平输出电流- 4 mA
输入偏流(最大值)0.5 uA
低电平输出电流4 mA
输出类型3-State
传播延迟时间21.6 ns @ 1.1 V to 1.3 V or 12.3 ns @ 1.4 V to 1.6 V or 9.5 ns @ 1.65 V to 1.95 V or 7.1 ns @ 2.3 V to 2.7 V or 6.4 ns @ 3 V to 3.6 V

文档预览

下载PDF文档
74AUP1G240
Low-power inverting buffer/line driver; 3-state
Rev. 2 — 13 September 2010
Product data sheet
1. General description
The 74AUP1G240 provides the single inverting buffer/line driver with 3-state output. The
3-state output is controlled by the output enable input (OE). A HIGH level at pin OE
causes the output to assume a high-impedance OFF-state.
This device has the input-disable feature, which allows floating input signals. The inputs
are disabled when the output enable input OE is HIGH.
Schmitt-trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial Power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
μA
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
Input-disable feature allows floating input conditions
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
−40 °C
to +85
°C
and
−40 °C
to +125
°C

74AUP1G240GM-G相似产品对比

74AUP1G240GM-G 74AUP1G240GM-H
描述 缓冲器和线路驱动器 3V single buf/LD inv 3S 缓冲器和线路驱动器 3V single buf/LD inv 3S
厂商名称 NXP(恩智浦) NXP(恩智浦)
产品种类 缓冲器和线路驱动器 缓冲器和线路驱动器
RoHS
逻辑系列 AUP AUP
逻辑类型 CMOS CMOS
每芯片的通道数量 1 1
极性 Inverting Inverting
电源电压(最大值) 3.6 V 3.6 V
电源电压(最小值) 0.8 V 0.8 V
最大工作温度 + 125 C + 125 C
最小工作温度 - 40 C - 40 C
安装风格 SMD/SMT SMD/SMT
封装 / 箱体 XSON XSON
封装 Reel Reel
高电平输出电流 - 4 mA - 4 mA
输入偏流(最大值) 0.5 uA 0.5 uA
低电平输出电流 4 mA 4 mA
输出类型 3-State 3-State
传播延迟时间 21.6 ns @ 1.1 V to 1.3 V or 12.3 ns @ 1.4 V to 1.6 V or 9.5 ns @ 1.65 V to 1.95 V or 7.1 ns @ 2.3 V to 2.7 V or 6.4 ns @ 3 V to 3.6 V 21.6 ns @ 1.1 V to 1.3 V or 12.3 ns @ 1.4 V to 1.6 V or 9.5 ns @ 1.65 V to 1.95 V or 7.1 ns @ 2.3 V to 2.7 V or 6.4 ns @ 3 V to 3.6 V

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1553  1123  2564  784  1371  32  23  52  16  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved