电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PE3000-FG324

产品描述fpga - 现场可编程门阵列 3M system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小5MB,共158页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A3PE3000-FG324在线购买

供应商 器件名称 价格 最低购买 库存  
A3PE3000-FG324 - - 点击查看 点击购买

A3PE3000-FG324概述

fpga - 现场可编程门阵列 3M system gates

A3PE3000-FG324规格参数

参数名称属性值
是否Rohs认证不符合
包装说明19 X 19 MM, 1.63 MM HEIGHT, 1 MM PITCH, FBGA-324
Reach Compliance Codecompli
最大时钟频率350 MHz
JESD-30 代码S-PBGA-B324
JESD-609代码e0
长度19 mm
湿度敏感等级3
可配置逻辑块数量75264
等效关口数量3000000
输入次数221
逻辑单元数量75264
输出次数221
端子数量324
最高工作温度70 °C
最低工作温度
组织75264 CLBS, 3000000 GATES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA324,18X18,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)225
电源1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.78 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD SILVER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度19 mm
Base Number Matches1

文档预览

下载PDF文档
Revision 9
ProASIC3E Flash Family FPGAs
with Optional Soft ARM
®
Support
Features and Benefits
High Capacity
• 600 k to 3 Million System Gates
• 108 to 504 kbits of True Dual-Port SRAM
• Up to 620 User I/Os
®
Pro (Professional) I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages—up to 8 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS
Voltage-Referenced I/O Standards: GTL+ 2.5 V / 3.3 V, GTL
2.5 V / 3.3 V, HSTL Class I and II, SSTL2 Class I and II, SSTL3
Class I and II
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable and Cold Sparing I/Os
Programmable Output Slew Rate and Drive Strength
Programmable Input Delay
Schmitt Trigger Option on Single-Ended Inputs
Weak Pull-Up/-Down
IEEE 1149.1 (JTAG) Boundary Scan Test
Pin-Compatible Packages across the ProASIC
®
3E Family
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
• Live at Power-Up (LAPU) Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
On-Chip User Nonvolatile Memory
• 1 kbit of FlashROM with Synchronous Interfacing
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
• Six CCC Blocks, Each with an Integrated PLL
• Configurable Phase-Shift, Multiply/Divide, Delay Capabilities
and External Feedback
• Wide Input Frequency Range (1.5 MHz to 200 MHz)
Low Power
• Core Voltage for Low Power
• Support for 1.5-V-Only Systems
• Low-Impedance Flash Switches
SRAMs and FIFOs
• Variable-Aspect-Ratio 4,608-Bit RAM Blocks (×1, ×2, ×4, ×9,
and ×18 organizations available)
• True Dual-Port SRAM (except ×18)
• 24 SRAM and FIFO Configurations with Synchronous Operation
up to 350 MHz
High-Performance Routing Hierarchy
Segmented, Hierarchical Routing and Clock Structure
Ultra-Fast Local and Long-Line Network
Enhanced High-Speed, Very-Long-Line Network
High-Performance, Low-Skew Global Network
Architecture Supports Ultra-High Utilization
ARM Processor Support in ProASIC3E FPGAs
• M1 ProASIC3E Devices—Cortex-M1 Soft Processor Available
with or without Debug
Table 1-1 • ProASIC3E Product Family
ProASIC3E Devices
Cortex-M1 Devices
System Gates
VersaTiles (D-flip-flops)
RAM Kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Kbits
Secure (AES) ISP
CCCs with Integrated PLLs
VersaNet Globals
3
I/O Banks
Maximum User I/Os
Package Pins
PQFP
FBGA
2
1
A3PE600
600,000
13,824
108
24
1
Yes
6
18
8
270
PQ208
FG256, FG484
A3PE1500
M1A3PE1500
1,500,000
38,400
270
60
1
Yes
6
18
8
444
PQ208
FG484, FG676
A3PE3000
M1A3PE3000
3,000,000
75,264
504
112
1
Yes
6
18
8
620
PQ208
FG324
,
FG484, FG896
Notes:
1. Refer to the
Cortex-M1
product brief for more information.
2. The PQ208 package supports six CCCs and two PLLs.
3. Six chip (main) and three quadrant global networks are available.
4. For devices supporting lower densities, refer to the
ProASIC3 Flash Family FPGAs
datasheet.
August 2009
© 2010 Actel Corporation
I
怎么获取红外码库?
请问下要怎么获取红外编码库?我这边是做智能家居红外转WIFI的,面对市场上上百种遥控器,不可能每个按键都学习的方式吧?看了带红外功能的手机里面要100多种红外设备编码库,那么这些编码 ......
stm32f103vct6 无线连接
MSP430G2553的定时器问题
使用TImer-A的比较模式来控制输出PWM的波形来控制直流电机,我想通过光耦传感器返回的方波也需要通过定时器测量它的脉冲数,此时如果我选用Timer-A的捕获模块的话就停用了比较模块,那么小车 ......
NEUzly 电子竞赛
关于DCDC模块负载的问题。
在做一个能带动MOS全桥(驱动直流电机)的升压模块,因为直流电流源只有7.2V的电池。全桥用IR2103驱动,驱动电压为12V,给MOS管的电压想从7.2V升到12V但是一直找不到合适的升压模块,用过XL6009 ......
杜对仕 电源技术
wince下过多得new和delete会产生碎片或者内存泄露吗?
在wince系统下,我自己编写了一个链表类,为了存储从串口接收得大量数据,这些数据处理之后就删除了, 长期这样之后会造成大量得碎片吗?或者说是内存泄露吗? 如果出现这样得问题,该怎么处 ......
czl2008 嵌入式系统
USB摄像头 OV511+OV7620,采集图像不清晰问题
环境:WINCE ARM11 设备:网眼V2000, OV511+USB摄像头 资源:参考网上的WINCE_OV511,带驱动+上位机+PPT讲解的那个 测试结果:YUV420->RGB图像如下。 请了解或者做过的朋友指点下,为什么图 ......
jerrygang 嵌入式系统
BlueNrg-1与树莓派通讯异常
BlueNrg-1作为从设备,树莓派作为主设备。 树莓派能成功连接上BlueNrg-1设备。树莓派发送的数据,BlueNrg-1能正确接收;但是BlueNrg-1发送的数据,树莓派不能接收到。 空气抓包情况:树莓派 ......
cajlib 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1043  2646  1981  621  1909  51  6  42  52  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved