电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P060-2QNG132

产品描述fpga - 现场可编程门阵列 60k system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小5MB,共144页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A3P060-2QNG132概述

fpga - 现场可编程门阵列 60k system gates

A3P060-2QNG132规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明0.50 MM PITCH, GREEN, QFN-132
Reach Compliance Codeunknown
JESD-30 代码S-XQCC-N132
等效关口数量60000
端子数量132
最高工作温度70 °C
最低工作温度
组织60000 GATES
封装主体材料UNSPECIFIED
封装代码QCCN
封装形状SQUARE
封装形式CHIP CARRIER
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式NO LEAD
端子位置QUAD

文档预览

下载PDF文档
Revision 1
Automotive ProASIC3 Flash Family FPGAs
Features and Benefits
High-Temperature AEC-Q100–Qualified Devices
• Grade 2 105°C T
A
(115°C T
J
)
• Grade 1 125°C T
A
(135°C T
J
)
• PPAP Documentation
®
Low Power
• 1.5 V Core Voltage
• Support for 1.5-V-Only Systems
• Low-Impedance Flash Switches
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
• High-Performance, Low-Skew Global Network
• Architecture Supports Ultra-High Utilization
Firm-Error Immune
• Only Automotive FPGAs to Offer Firm-Error Immunity
• Can Be Used without Configuration Upset Risk
Advanced I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages—up to 4 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and A3P1000)
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable and Cold-Sparing I/Os
Programmable Output Slew Rate and Drive Strength
Weak Pull-Up/-Down
IEEE 1149.1 (JTAG) Boundary Scan Test
Pin-Compatible Packages across the Automotive ProASIC
®
3
Family
High Capacity
• 60 k to 1 M System Gates
• Up to 144 kbits of SRAM
• Up to 300 User I/Os
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Automotive Process
• Live-at-Power-Up (LAPU) Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
On-Chip User Nonvolatile Memory
• 1 kbit of FlashROM with Synchronous Interface
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
Clock Conditioning Circuit (CCC) and PLL
• Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay Capabilities,
and External Feedback
• Wide Input Frequency Range (1.5 MHz up to 350 MHz)
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents (anti-tampering)
SRAMs
• Variable-Aspect-Ratio 4,608-Bit RAM Blocks (×1, ×2, ×4, ×9,
and ×18 organizations available)
Table 1 • Automotive ProASIC3 Product Family
ProASIC3 Devices
System Gates
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
VersaNet Globals1
I/O Banks
Maximum User I/Os
Package Pins
VQFP
FBGA
QFN
2
A3P060
60 k
1,536
18
4
1k
Yes
1
18
2
96
VQ100
FG144
A3P125
125 k
3,072
36
8
1k
Yes
1
18
2
133
VQ100
FG144
QNG132
A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
VQ100
FG144, FG256
QNG132
A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
FG144, FG256, FG484
Notes:
1. Six chip-wide (main) globals and three additional global networks in each quadrant are available.
2. QFN packages are available as RoHS compliant only.
December 2009
© 2010 Actel Corporation
I
感谢有你+ 期待2020的EEWORLD
感谢有你 2019年即将接近尾声,感谢EEWORLD网站平台,奉送多场厂商的技术研讨会,作为东北边境小城的技术人员,对于行业技术的知识获取非常的渴望,在工作中时长遇到难点、新技术的应用,新材料 ......
htwdb 聊聊、笑笑、闹闹
新手询问下设备的问题
由于工作的需要,现在学搞无线遥控的发射与接收. 开发这类产品,需要哪些设备?对设备有些什么要求? 象频谱仪要多少G才够?等等... 哦,我主要搞315M433M这类的,请大虾们帮我推荐下设备,功能够用, ......
diymy 无线连接
关于电感参数、线圈、作用、型号、规格、命名、应用、与磁珠的联系与区别、计算公式
关于电感参数、线圈、作用、型号、规格、命名、应用、与磁珠的联系与区别、计算公式 下面是内容的几个截图 125080 125081 125082 125083...
qwqwqw2088 模拟与混合信号
路过的大神来看看,求帮忙!!!
我刚学单片机没多久,学校举行了校内比赛,求大神指点一下这个题目怎么实现:) 简易信号发生器的设计 要求: ①基于单片机或 PLD 等设计 fs=10k~11kHz 矩形波信号发生 器,波形幅度为 3.3V ......
看客 51单片机
一、开箱&集成开发环境CDK初体验
本帖最后由 dql2016 于 2022-2-21 20:27 编辑 首先感谢eeworld和平头哥举办的活动,第一次接触risic-v架构的mcu,借此机会学习一下国产risc-v mcu。 开发板包装十分简洁,正面就是平头哥 ......
dql2016 玄铁RISC-V活动专区
PCB设计的核心问题解决方案
【捷多邦PCB】进行印刷电路板(PCB)设计是指通过设计原理图纸,进行线路布局,以尽可能低的成本生产电路板。过去,这通常需要借助于价格昂贵的专用工具才能完成,但是现在,随着免费的高性能软件 ......
jdbpcb00 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 700  1147  1117  2606  1074  13  52  8  56  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved