电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V58C2128164SCLI4

产品描述DRAM
产品类别存储    存储   
文件大小917KB,共60页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V58C2128164SCLI4概述

DRAM

V58C2128164SCLI4规格参数

参数名称属性值
Objectid108261208
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99

文档预览

下载PDF文档
V58C2128(804/404/164)SC
HIGH PERFORMANCE 128 Mbit DDR SDRAM
4 BANKS X 4Mbit X 8 (804)
4 BANKS X 2Mbit X 16 (164)
4 BANKS X 8Mbit X 4 (404)
4
DDR500
Clock Cycle Time (t
CK2
)
Clock Cycle Time (t
CK2.5
)
Clock Cycle Time (t
CK3
)
System Frequency (f
CK max
)
7.5 ns
6ns
4ns
250 MHz
5
DDR400
7.5 ns
6ns
5ns
200 MHz
6
DDR333
7.5 ns
6 ns
6 ns
166 MHz
Features
High speed data transfer rates with system frequency
up to 200 MHz
Data Mask for Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 2.5, 3
Programmable Wrap Sequence: Sequential
or Interleave
Programmable Burst Length:
2, 4, 8 for Sequential Type
2, 4, 8 for Interleave Type
Automatic and Controlled Precharge Command
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 4096 cycles/64 ms
Available in 66-pin 400 mil TSOP or 60 Ball FBGA
SSTL-2 Compatible I/Os
Double Data Rate (DDR)
Bidirectional Data Strobe (DQS) for input and output
data, active on both edges
On-Chip DLL aligns DQ and DQs transitions with CK
transitions
Differential clock inputs CK and CK
Power Supply 2.5V ± 0.2V for DDR333
Power Supply 2.5V ± 0.1V for DDR400 & DDR500
tRAS lockout supported
Concurrent auto precharge option is supported
*Note:
(-4) Supports 3-4-4 timing
(-5) Supports 3-3-3 timing
(-6) Supports 2.5-3-3 timing
Description
The V58C2128(804/404/164)SC is a four bank DDR
DRAM organized as 4 banks x 4Mbit x 8 (804), 4 banks x
2Mbit x 16 (164), or 4 banks x 8Mbit x 4 (404). The
V58C2128(804/404/164)SC achieves high speed data
transfer rates by employing a chip architecture that
prefetches multiple bits and then synchronizes the output
data to a system clock.
All of the control, address, circuits are synchronized
with the positive edge of an externally supplied clock. I/O
transactions are occurring on both edges of DQS.
Operating the four memory banks in an interleaved
fashion allows random access operation to occur at a
higher rate than is possible with standard DRAMs. A se-
quential and gapless data rate is possible depending on
burst length, CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
Package Outline
JEDEC 66 TSOP II
60 FBGA
CK Cycle Time (ns)
-4
Power
-6
-5
Std.
L
Temperature
Mark
Blank
V58C2128(804/404/164)SC Rev.1.2 December 2007
1
定时器启动AD转换的问题
LF2407A,利用定时器定时读取AD转换值,为什么在中断处理程序中去掉将IFR清零的语句仍然可以不断的进入AD中断程序读取AD值呢?不是IFR如果不人工清零的话,对于以后的中断就不处理吗?谁能解释一 ......
stone_111 模拟与混合信号
分享一本书 《兼容ARM9的软核处理器设计》
本帖最后由 574433742 于 2015-9-24 07:22 编辑 网上搜到了一本电子书,,不敢独享,特意拿来与大家一起分享。。。 215265 这本书的配套教程下载网址是: http://code.google.co ......
574433742 FPGA/CPLD
早晨起来来到eeworld,好像变了哈
界面不一样了,我还以为进错门了;P...
ddllxxrr 聊聊、笑笑、闹闹
LWIP SYN ACK
各位好,我有个问题请大家帮忙,我按照现成的例子: tcp_new,tcp_bind,tcp_listen,tcp_accept,走,可以后面收到测试包,但是用抓包工具,发现,我这边的本端在建链时,没有回应SYN ACK,我认为 ......
litz0126 TI技术论坛
RISC-V MCU开发 (一):MounRiver Studio集成开发环境
近年来,RISC-V生态获得了空前的繁荣发展,国内外众多科技公司纷纷下场布局、行业应用层出不穷,搭载RISC-V内核的MCU也逐渐走入了工程师的日常开发工作中。 工欲善其事必先利其器,要想实现基于 ......
Moiiiiilter 单片机
滤波电路的设计
交流电经过二极管整流之后,方向单一了,但是大小(电流强度)还是处在不断地变化之中。这种脉动直流一般是不能直接用来给无线电装供电的。要把脉动直流变成波形平滑的直流,还需要再做一 ......
fish001 模拟与混合信号

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 617  1698  385  1384  2126  13  35  8  28  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved