电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATHA19.440/20.9715

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATHA19.440/20.9715概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATHA19.440/20.9715规格参数

参数名称属性值
Objectid4000535026
包装说明SON,
Reach Compliance Codecompliant
ECCN代码EAR99
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

关于RC522如何编程的问题!
最近在做有关RF522的项目,在网上找了有关RC522的程序,现在也能正常通信了,但有些问题一直弄不明白,比如说RC522与M1卡通信,它们是如何通信的,按什么样的数据格式通信?当RC522发一个读命令 ......
iirqc 无线连接
【RPi PICO】呼吸灯
RPi PICO大部分引脚都支持PWM,可以很方便的实现呼吸灯效果。 from machine import Pin, Timer, PWM LED = PWM(Pin(25)) n = 0 def breathing(t): global n LED ......
dcexpert MicroPython开源版块
PCB阻抗设计
1、3种常用半固化片在不同条件下的厚度取值(mil) copper代表TOP和BOTTOM层,gnd代表电源或地层,signal代表信号层。介质厚度 0.5Oz Copper/Gnd Gnd/Gnd Copper/Signal GND/signa ......
settleinsh FPGA/CPLD
有哪位大虾知道低通椭圆滤波器怎么设计?
本帖最后由 paulhyde 于 2014-9-15 09:11 编辑 求助啊,有哪位大虾知道低通椭圆滤波器截止频率10m(或其他)怎么设计? 用有源好还是无缘好? 无源本身电阻电容等影响大不? ...
qiukaixiang 电子竞赛
LM3S9B95程序无法下载
IAR for ARM 6.10,J-Link仿真器4.22b,LM3S9B95 C5版本芯片。硬件图如附件。错误提示是AHBID错误?实在不明白了。仿真器没问题,连一个9B96的板子就没问题。请各位指点一下啊!9186591866...
ultrabenz 微控制器 MCU
小型减速电机拆解
小型减速电机拆解DIY&分享—GravityShare减速电机是指减速机和电机(马达)的集成体。这种集成体通常也可称为齿轮马达或齿轮电机。动力由电机提供,利用齿轮不同的齿比输出不一样的转速。通常电 ......
万有引力平台 DIY/开源硬件专区

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1772  559  267  2494  1715  36  12  6  51  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved