电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

320-6.144M-3FN-TTS-TR

产品描述HCMOS/TTL Output Clock Oscillator, 6.144MHz Nom, DIP-8/4
产品类别无源元件    振荡器   
文件大小138KB,共3页
制造商Oscilent
官网地址http://www.oscilent.com
标准  
下载文档 详细参数 全文预览

320-6.144M-3FN-TTS-TR概述

HCMOS/TTL Output Clock Oscillator, 6.144MHz Nom, DIP-8/4

320-6.144M-3FN-TTS-TR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1360484837
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; TR
最长下降时间10 ns
频率调整-机械NO
频率稳定性25%
安装特点THROUGH HOLE MOUNT
端子数量8
标称工作频率6.144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型HCMOS/TTL
物理尺寸13.2mm x 13.2mm x 5.6mm
最长上升时间10 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装NO
最大对称度55/45 %

文档预览

下载PDF文档
Oscilent Corporation | 320 Series Crystal Oscillator
Page 1 of 3
Crystal Oscillator
Series Number
Package
Description
Last Modified
320
FEATURES
- HCMOS/TTL logic compatible
- Wide frequency range
- Low power consumption
- Industry standard package
- 5V or 3.3V optional
- RoHs / Lead Free compliant
Metal Dip Half Size
Clock Oscillators
July 01 2005
OPERATING CONDITIONS / ELECTRICAL CHARACTERISTICS
PARAMETERS
Output Logic
Input Voltage (VDD)
Frequency Range (f
O
)
Operating Temperature (T
OPR
)
Storage Temperature (T
STG
)
Overall Frequency Stability
CONDITIONS
-
-
-
-
-
a+b+c+d
(a) Frequency Tolerance
(b) Temperature Stability
(c) Input Voltage Stability
(d) Load Stability
Input Current (I
DD
)
Aging
Rise Time (T
R
) / Fall Time (T
F
)
Rise Time (T
R
) / Fall Time (T
F
)
Output Voltage High "1" VOH
Output Voltage Low "0" VOL
Duty Cycle
Start-Up Time (T
S
)
Jitter
-
@ 25°C
< 66.660 MHz
66.660 MHz
TTL Load
HCMOS Load
TTL Load
HCMOS Load
-
-
(One Sigma)
2.7 min.
0.4 max.
0.5 max.
50 ±10 (Std.) / 50 ±5 (Option)
10 max.
±25 max.
CHARACTERISTICS
HCMOS / TTL Output
3.3 ±10%
0.50 ~ 125.000
5.0 ±10%
0.50 ~ 125.000
UNITS
-
VDC
MHz
°C
°C
PPM
-
-
-
-
mA
PPM/Y
nS
nS
VDC
VDC
%
ms
ps
0 ~ +70 (Std.) / -40 ~ 85 (Option)
-55 ~ +125
±20, ±25, ±50, ±100 max.
Inclusive of Overall Stability
Inclusive of Overall Stability (Operating Temperature)
Inclusive of Overall Stability (VDD ±5%)
Inclusive of Overall Stability (RL ±5%)
10 ~ 45 max.
±5 max.
10 max. (0.4V to 2.4V w/ TTL, Waveform / HCMOS)
4 max. (0.4V to 2.4V w/ TTL, Waveform / HCMOS)
2.4 min.
VDD-0.5 min.
15 ~ 85 max.
PIN CONNECTIONS
#1
No Connection or Tri-State
周计划+大型建筑健康检测仪
一种大型建筑健康检测仪 通过无线网络通信的多传感器网络,构建一种大型建筑健康检测仪。通过对建筑各个关键部位,例如承重墙的斜度、湿度,外墙壁的光照强度,空气湿度、温度等检测。定时将这 ......
hfqs_521 瑞萨MCU/MPU
u-boot-1.1.6 DM9000ep网卡ping不通
环境变量: u-boot # print bootargs=root=/dev/mtdblock/2 init=/linuxrc console=ttySAC0,115200 bootcmd=nand read 0x33000000 0x100000 0x300000; bootm 0x33000000 bootdelay=3 baudr ......
polluxzy 嵌入式系统
招聘岗位:单片机工程师(急)  1人
招聘岗位:单片机工程师(急)1人 学历:本科以上 薪资:20K/月起,不设上限 福利:双休、五险一金、提供吃住、法定节假日、带薪年假、项目奖金、团建活动、年终奖等。 主要职责: 1、根 ......
wenwang 求职招聘
有不有好点的串口带协议带校验的程序?
以前hotpower整了个lpc的。。...
jiemei6617 stm32/stm8
Cyclone V SOC应用问题
大家好,我在用Cyclone V SOC,我遇到一个问题,就是我不下载FPGA侧代码的时候,ARM侧是可以正常启动的,但是当我下载了FPGA侧逻辑后,ARM侧就卡死了,请问大家遇到这样的问题吗?是啥原因呢? ......
yuanguangyi FPGA/CPLD
问下Quartus中怎么调用verilog的系统任务?
Quartus里面写verilog程序可以调用verilog内置的系统任务和函数么?比如$display? 我编译之后,Quartus说Ignoring unsupported system task。查了一下Help, 貌似只有$readmemb(h)是支持的。 ......
cjcnsn 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1328  1855  1702  1870  722  5  10  30  25  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved