电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7140SA100PFG8

产品描述Dual-Port SRAM, 1KX8, 100ns, CMOS, PQFP64, TQFP-64
产品类别存储    存储   
文件大小169KB,共21页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

7140SA100PFG8概述

Dual-Port SRAM, 1KX8, 100ns, CMOS, PQFP64, TQFP-64

7140SA100PFG8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明LQFP, QFP64,.66SQ,32
针数64
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间100 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G64
JESD-609代码e3
长度14 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量2
端子数量64
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP64,.66SQ,32
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.015 A
最小待机电流4.5 V
最大压摆率0.155 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
FEBRUARY 2013
1
DSC-2689/15
©2013 Integrated Device Technology, Inc.
自动空气清新器电路
...
探路者 消费电子
【FAQ】如何在快速了解LP50xx器件?
工具/软件:Code Composer Studio Q1:将USB2ANY模块连接到LP50xx EVM时,正确的方向是什么? 将USB2ANY模块连接到LP50xx EVM时,图1显示 了正确的方向。请注意蓝色方框中标记的部分。有 ......
qwqwqw2088 模拟与混合信号
一个逻辑工程师的成长之路-社招逻辑工程师笔式题库
最近公司招了很多人,不仅仅硬件在招,软件也在招人,实际上,我是非常羡慕软件的面试人员的,因为他们有笔试题。不过是自己出的也好,网上搜的也好,总之软件的很多知识,是可以通过一份试卷来 ......
yifeilw FPGA/CPLD
基于FPGA及工业总线架构的多轴马达/伺服控制系统--EEEWORLD大学堂
基于FPGA及工业总线架构的多轴马达/伺服控制系统:https://training.eeworld.com.cn/course/2116Altera 基于FPGA及工业总线架构的多轴马达/伺服控制系统,可以实现多轴联动,真正意义上的多轴实 ......
chenyy FPGA/CPLD
被忽略的电容频率特性
当频率很高时,电容不再被当做集总参数看待,寄生参数的影响不可忽略。寄生参数包括Rs,等效串联电阻(ESR)和Ls等效串联电感(ESL)。电容器实际等效电路如图1所示,其中C为静电容,1Rp为泄漏 ......
qwqwqw2088 模拟与混合信号
【GD32L233C-START评测】6. 为HID设备做个简单的上位机
【GD32L233C-START评测】1.开箱测试点亮彩屏 【GD32L233C-START评测】2.超级玛丽跑起来 【GD32L233C-START评测】3.USB键盘的实现 【GD32L233C-START评测】4.USB鼠标的实现 【GD32L233C-ST ......
bzhou830 GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 449  1734  1131  1683  1112  10  35  23  34  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved