电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA132M000DG

产品描述LVDS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA132M000DG概述

LVDS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA132M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一个直流电压源供电的电路中,3个电容有串连有并连,问最终电压分配
本帖最后由 深圳小花 于 2022-4-20 18:42 编辑 一个10V直流电压源供电的电路中,3个电容C1: :6nF C2:2nF C3:4nF , C2和C3并连后与 C1串连,3个电容初始状态时,电压均为0,问这个电路进 ......
深圳小花 单片机
偶然搜到一个国外网站"LoBo MicroPython"
链接:http://loboris.eu/forum/ 469922 ...
eagler8 MicroPython开源版块
出售刚收到的--TPS54062
想遍,也不知道这个片子可以用在什么地方合适,本来要买TPS54260的,哈哈,搞错了...
dontium 淘e淘
关于超五类双绞线介绍
“技术资讯”中技术文章是优特普为方便读者学习交流而收集的,均不代表优特普的观点,技术文章中的任何技术参数和论点均由撰文作者本人负责,优特普不对数据的正确性进行验证。优特普感谢网友对 ......
锐特0087 工业自动化与控制
ssdt sfilter拦截进程访问
只允许某一进程访问数据库 其它的进程访问全被拦截 挂钩SSDT进行拦截还是用sfilter.sys(看到别人用这个实现了) 1 前一种方法能实现吗 2 哪种方法实现系统更稳定些 3 这两种方法我都不懂 ......
ljc980301 嵌入式系统
怎么样在当前对话框单击按钮后,改变另一个弹出的对话框(模式)的标签内容?
怎么样在当前对话框单击按钮后,改变另一个弹出的对话框(模式)的标签内容? 我在当前的对话框的按键事件下设置了 对象.GetDlgItem(控件IDC)->ShowWindow(SW_HIDE); 没有用,对当前对 ......
keane 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 628  2787  1740  2058  25  7  12  29  59  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved