电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ACC000107DG

产品描述programmable oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)
产品类别无源元件   
文件大小420KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570ACC000107DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ACC000107DG - - 点击查看 点击购买

570ACC000107DG概述

programmable oscillators progrmable XO 8 pin 0.3ps RS jtr (ncnr)

570ACC000107DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Programmable Oscillators
RoHSYes
封装 / 箱体
Package / Case
7 mm x 5 mm
频率稳定性
Frequency Stability
20 PPM
Supply Voltage3.3 V
端接类型
Termination Style
Solder Pad
Output FormLVPECL
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
Dimensions5 mm W x 7 mm L x 1.65 mm H
安装风格
Mounting Style
SMD/SMT
ProducXO

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
OE
GND
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
7
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
SDA
OE
GND
Si571 only
ADC
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
LOTO虚拟示波器 关于触发灵敏度功能
触发电平只是一根参考电压,而实际的波形在边沿处是存在抖动的,如下图所示,是一个正常的上升沿触发的实测截图: 641531 其中蓝色的T线就是触发电平的参考电压,图中波形的干扰 ......
LOTO2018 测试/测量
CPLD驱动DS18B20的问题
我写了个CPLD驱动DS18B20的程序,用LCD1602显示。 可是老显示00.0 请高手看看我的代码哪有问题?谢谢! 355726 ...
chenbingjy FPGA/CPLD
如何实现3v电压用8050三极管将手触摸微弱电流放大到0.5瓦,不用运放
如何实现3v电压用8050三极管将手触摸微弱电流放大到0.5瓦,不用运放 本帖最后由 boofeng2002 于 2012-4-8 09:51 编辑 ]...
boofeng2002 模拟电子
求一个MSP430f21X1的最小系统图
求一个MSP430f21X1的最小系统图...
ifree6 微控制器 MCU
找回密码功能有成功的么?
前段时间换了密码,今天下午退出登录状态重新登陆时一时没有想起密码是什么了,所以使用了密码找回功能,可是没有发现收到邮件呀。还好我后来又自己想起来密码了。 我的信箱是hotmail.com的。 ......
wangfuchong 为我们提建议&公告
请问PFM和PSM需不需要环路补偿?
即是说,需不需要考虑环路稳定性,对环路的零极点进行补偿? 有没有哪篇论文或者哪本书上有介绍的(因为我翻到的所有书都只有关于PWM的)?谢谢!...
cdbzg 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1398  159  2339  2411  1223  4  6  26  56  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved