电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC187M500DGR

产品描述vcxo oscillators si530 3.3V lvpecl 20ppm tl, 187.5mhz
产品类别无源元件   
文件大小127KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC187M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AC187M500DGR - - 点击查看 点击购买

530AC187M500DGR概述

vcxo oscillators si530 3.3V lvpecl 20ppm tl, 187.5mhz

530AC187M500DGR规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
VCXO Oscillators
RoHSYes
封装 / 箱体
Package / Case
7 mm x 5 mm
频率
Frequency
187.5 MHz
频率稳定性
Frequency Stability
7 PPM
Output FormLVPECL
系列
Packaging
Reel
Supply Voltage3.3 V
端接类型
Termination Style
SMD/SMT
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
SMD/SMT
ProducVCXO
工厂包装数量
Factory Pack Quantity
250
电源电压-最大
Supply Voltage - Max
3.63 V
Supply Voltage - Mi2.97 V

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
TO
1 . 4 GH
Z
)
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
F28377D例程中这个bufferFULL的问题
例程中这个bufferFULL 是代表缓冲,是什么意思 ,因为定义了数组,意思是当数组采集满的时候bufferFULL就是1吗?? 是这个意思吗? 那如果我定义了3个数组存放三个通道采样的结果值, 是不 ......
datong 微控制器 MCU
我今天才知道现在很火的andriod操作系统用的是Linux2.6的内核
看来研究linux内核结构云云。还是很有必要的。...
范小川 嵌入式系统
请问MAXII支持FIFO核吗
我每次用创建向导自定义的FIFO编译的时候不是提示,不是MAXII系列不支持同步FIFO就是提示该模块需要的逻辑块超过了这个芯片的容量,现在非常迷茫,请高手求教,CPLD刚入门...
kingchiu FPGA/CPLD
哪里有MSP430FR系列BSL下载软件
哪里有MSP430FR系列BSL下载软件 ...
clls2080000 微控制器 MCU
用CC2541连接蓝牙模块的问题
我想请问,用CC2541连接蓝牙模块,是吧CC2541作为主机容易编程呢还是作为从机容易 编程呢?谢谢! ...
chenbingjy 无线连接
F题的功率放大,大家都有什么方案啊?
本帖最后由 paulhyde 于 2014-9-15 09:40 编辑 希望工程师给点提示。。。 ...
shentong 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 945  1164  2678  2174  2877  54  32  28  44  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved