电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570BBC000679DG

产品描述programmable oscillators prgrmmbl XO 8 pin 0.3ps RS jtr (ncnr)
产品类别无源元件   
文件大小420KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570BBC000679DG在线购买

供应商 器件名称 价格 最低购买 库存  
570BBC000679DG - - 点击查看 点击购买

570BBC000679DG概述

programmable oscillators prgrmmbl XO 8 pin 0.3ps RS jtr (ncnr)

570BBC000679DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Programmable Oscillators
RoHSYes
频率
Frequency
25.76 MHZ
频率稳定性
Frequency Stability
20 PPM
Supply Voltage3.3 V
端接类型
Termination Style
SMD/SMT
Dimensions5 mm W x 7 mm L x 1.65 mm H
安装风格
Mounting Style
SMD/SMT
ProducXO
Unit Weigh186.030 mg

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
OE
GND
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
7
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
SDA
OE
GND
Si571 only
ADC
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
给大学生就业支招3--部分面试试题
看了我们历年来的部分招聘试题,大家一定会觉得太容易了,但大多数学生还是做不出来,包括研究生在内,比例达到98%以上,所以我不得不投入到创新教育实践活动之中去。我们每次出题之前都要翻看 ......
unbj FPGA/CPLD
求助!关于CC2541进入PM2模式的电流问题
本帖最后由 欧阳昊 于 2016-3-19 16:08 编辑 我刚接触BLE,想做一个定时连接一个从机的主机.我修改了1主3从的程序,让他上电自动搜索,然后搜索到了就进入PM2模式,一段时间后再自动唤醒搜索,可 ......
欧阳昊 无线连接
stm32f4 cube can 有用过的吗?
本帖最后由 huo_hu 于 2018-1-11 19:01 编辑 现在一个帧都收不到,开了TXRX中断除了cube生成的代码还有什么额外的操作吗? 接收中断怎么没来呢 ...
huo_hu 单片机
电源完整性和信号完整性方面的测试
来自:电子工程师技术交流(12425841)大家分享分享经验啊!...
yuanguangyi 测试/测量
(转载)555时基集成电路NE555的识别与应用
时基集成电路是一种能产生时间基准并能完成各种定时、延迟功能的非线性模拟集成电路。有金属壳圆形封装和双列直插式封装等形式,如图1所示。它广泛应用于信号产生、波形处理、定时延时、电子玩 ......
量子阱 模拟电子
关于DS18B20的程序问题,急请各位帮帮忙!
谢谢大家,我是做毕业设计,板子焊接好了,程序在1820资料中找了一下,拼在一起,但是。。。不知道哪里出了问题,显示一直是00.0 DQ接的是P3.3,显示部分是3位一体的LED,P0做段选,P2.0P2.1P2. ......
69056001 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 360  1249  211  343  957  13  45  41  14  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved