电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570CAC000213DG

产品描述programmable oscillators prgrmable XO 8pin 7mm x 5 mm (ncnr)
产品类别无源元件   
文件大小420KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

570CAC000213DG在线购买

供应商 器件名称 价格 最低购买 库存  
570CAC000213DG - - 点击查看 点击购买

570CAC000213DG概述

programmable oscillators prgrmable XO 8pin 7mm x 5 mm (ncnr)

570CAC000213DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Programmable Oscillators
RoHSYes
封装 / 箱体
Package / Case
7 mm x 5 mm
频率
Frequency
56.31 MHz
频率稳定性
Frequency Stability
50 PPM
Supply Voltage3.3 V
负载电容
Load Capacitance
15 pF
端接类型
Termination Style
SMD/SMT
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
Dimensions5 mm W x 7 mm L
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
SMD/SMT
ProducXO
电源电压-最大
Supply Voltage - Max
3.63 V
Supply Voltage - Mi2.97 V
Unit Weigh186.030 mg

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
OE
GND
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
7
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
CLK–
CLK+
SDA
OE
GND
Si571 only
ADC
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
晒WEBENCH设计的过程+转换电压的设计
发现用这个设计工具最大的设计手段就是电压的转换了,可以得到很多的转换细节,比如多少电压转多少电压,直流交流之间的转换,升压和降压,以及更复杂的设计,都可以做的很好,目前看,主要还是 ......
led2015 模拟与混合信号
开关电源EMI滤波器原理与设计研究
摘要:在开关电源中,EMI滤波器对共模和差模传导噪声的抑制起着显著的作用。在研究滤波器原理的基础上,探讨了一种对共模、差模信号进行独立分析,分别建模的方法,最后基于此提出了一种EMI滤波 ......
zbz0529 电源技术
VS1003 的XDCS 和XCS有什么区别
求教,VS1003 的XDCS 和XCS有什么区别?谢谢! eeworldpostqq...
JFET FPGA/CPLD
如何评测一款移动电源?
转: 第一,外观/便携性,移动电源的出现是为了解决外出时手机充电不便的问题,因此,作为随身携带的产品,便携性这一点是非常重要的。 8 E+ p! g# m5 H+ i0 a/ N 第二,人性化设置/辅助功能 ......
木犯001号 电源技术
2010ChinaJoy掠影,美女无数,附图,附打包1K多张下载
现在我就在想,那些宅男们看了这些美女们是否会影响对女性的省美观呢?对身材的省美观也会大大提升,不知道是好事还是坏事,看到了传说中的G奶,姑且不论真假,这个阵容真的很夺人眼球阿,当然 ......
lopopo 聊聊、笑笑、闹闹
使用OWNER-DRAN方法用图片制做界面.
最近用SDK写界面,用图片将窗口全Bitblt一边,却闪得历害,以下是我的代码,请高手指点. 1.画背景 case WM_ERASEBKGND: BeginPaint(hDlg,&ps); DrawBackground(hInst,ps.hdc); End ......
yqivy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 755  543  1913  2296  107  21  36  58  20  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved