电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534CC000359DG

产品描述standard clock oscillators quad XO 8 pin 7mm x 5 mm (ncnr)
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

534CC000359DG在线购买

供应商 器件名称 价格 最低购买 库存  
534CC000359DG - - 点击查看 点击购买

534CC000359DG概述

standard clock oscillators quad XO 8 pin 7mm x 5 mm (ncnr)

534CC000359DG规格参数

参数名称属性值
ManufactureSilicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
RoHSYes
ProducXO
封装 / 箱体
Package / Case
7 mm x 5 mm
频率
Frequency
10 MHz
频率稳定性
Frequency Stability
7 PPM
Supply Voltage3.3 V
负载电容
Load Capacitance
15 pF
端接类型
Termination Style
SMD/SMT
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
Dimensions5 mm W x 7 mm L
安装风格
Mounting Style
SMD/SMT

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
关于怎么算出二进制
就是把十进制7/16怎么化成二进制,还有-5/16怎么化成二进制,不知道是怎么算的,知道的朋友请指点一下好吗?...
xiaoyuanhb09 嵌入式系统
求高手帮忙画个!EDA电气图!
本帖最后由 paulhyde 于 2014-9-15 09:17 编辑 求高手帮忙画个!EDA或其他的!电气图! 截图发我! 原理图 看附件!谢谢 ! xiongyaqi@126.com ...
xiongyaqi 电子竞赛
弱信号放大问题,紧急求助
信号输入太小了,理论上1-20nA,这个要放大到2V有哪个大侠支支招。不胜感激。 ...
anylaser 模拟电子
小伙一本正经用石头提炼硅造芯片,号称99秒“解决”芯片危机
全球陷入“缺芯危机”。 一位加拿大小伙儿一听说这事,立马坐不住了,立志要解决这个问题。 他想了一想,芯片的主要原料不就是硅么,而硅一般是从石英石里提取的。 于是,灵 ......
赵玉田 创意市集
关于运放产生pwm的原理图问题分析
图片是一个LED车灯dc-dc控制模块,通过pwm信号调光,实现LED的大小亮,即电流变化。输入电压13.5v。 几个问题想请教一下各位大神。 1.该电路占空比是否可以调节,具体怎么调节? 2.运放第7脚 ......
了咯哦 模拟电子
FPGA 三态IO 问题
如题,设计一个双向IO,在顶层模块 always @(posedge clk_sys) ad_dout ...
qiantuo1234 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 676  2911  2893  2640  2432  58  2  31  20  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved