电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533AC000190DG

产品描述standard clock oscillators dual XO 6 pin 0.3ps RS jtr (ncnr)
产品类别无源元件    振荡器   
文件大小439KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

533AC000190DG在线购买

供应商 器件名称 价格 最低购买 库存  
533AC000190DG - - 点击查看 点击购买

533AC000190DG概述

standard clock oscillators dual XO 6 pin 0.3ps RS jtr (ncnr)

533AC000190DG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompli
振荡器类型LVPECL

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Ordering Information:
Clock and data recovery
FPGA/ASIC clock generation
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-frequency output frequency from 10 to 945 MHz and
select frequencies to 1400 MHz. Unlike a traditional XO, where a different
crystal is required for each output frequency, the Si533 uses one fixed crystal
to provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si533
现在很迫切的想知道,作为一名硬件工程师,需要哪些知识?
现在很迫切的想知道,作为一名硬件工程师(设计)需要哪些知识? 1.需要读哪些书? 2.要达到什么标准? 在此,特别诚恳的等待高手的解答?那条路怎么走?请过来人给点意见。...
yangfeng 嵌入式系统
应该如何使用铁氧体磁珠,如何为栅极驱动电路选择铁氧体磁珠?
噪声是一直困扰高速电路的难题。无论是电源轨上的噪声还是功率 FET 的栅极噪声,都可能导致异常,乃至不可修复的损坏。铁氧体磁珠是工程师应对此类噪声的工具之一。本常见问题解答首先介绍了铁 ......
qwqwqw2088 电源技术
用F2812的CAP3单元和通用定时器2来测频的问题
资深工程师您好: 附件中是我的用F2812的CAP3单元和通用定时器2来测频的程序。 遇到问题: 即使不给CAP3引脚信号,也会进入CAP3中断程序一次,而且即使以后给CAP3引脚信号也不会再进入CA ......
pascallee 微控制器 MCU
消费电子IC集成的技术挑战及解决策略分析
本帖最后由 jameswangsynnex 于 2015-3-3 20:02 编辑 在消费电子产品中,IC更高集成的主要障碍是不同类型电路-主要是数字、混合信号和电源管理电路很难用一种生产工艺生产。更进一步的集成需要 ......
xianfeng 消费电子
2011年DSP与嵌入式系统技术研讨会即将召开
有兴趣的朋友可以关注下: 随着电子信息技术和产业的发展,基于DSP 和多核CPU的嵌入式系统开发与应用,变得越来越复杂。为了使嵌入式系统开发者能尽快将其产品上市,芯片、软件、工具等专业 ......
soso 嵌入式系统
汽车速度采集
给我份代码 或者思路参考吗 我是刚申请的 没分 以后有了我一定给 QQ79584321...
yelanghijie 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1015  431  1195  1275  2517  24  54  5  30  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved