电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GC11M2896DG

产品描述XO, Clock, 10MHz Min, 945MHz Max, 11.2896MHz Nom
产品类别无源元件    振荡器   
文件大小127KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530GC11M2896DG在线购买

供应商 器件名称 价格 最低购买 库存  
530GC11M2896DG - - 点击查看 点击购买

530GC11M2896DG概述

XO, Clock, 10MHz Min, 945MHz Max, 11.2896MHz Nom

530GC11M2896DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1148369086
Reach Compliance Codecompliant
JESD-609代码e3
安装特点SURFACE MOUNT
端子数量6
最大工作频率945 MHz
最小工作频率10 MHz
标称工作频率11.2896 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
电源2.5 V
认证状态Not Qualified
最大压摆率88 mA
标称供电电压2.5 V
表面贴装YES
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
TO
1 . 4 GH
Z
)
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
AM335X的DDR3寄存器设置咨询
176880 这个途中的DDR_CK 和DDR_DQS trace是指板上的ck布线长度? 还有图上的RD_DQS_SLAVE_RATIO、WR_DQS_SLAVE_RATIO、FIFO_WE_SLAVE_RATIO、PHY_CTRL_SLAVE_RATIO等值如何与上图表里的 ......
liqin DSP 与 ARM 处理器
微电流检测认识之误区
彭建学 OPA128偏流典型值0.075PA,所以认为用它检测微电流,分辩率可轻松达到0.1PA,这是错误的. 1,OPA128的偏流是自身的偏流,不代表外部流入放大电路的电流 2,OPA128的失调电压可达0.5毫 ......
半导体狂人 模拟电子
ARM7 关于LR寄存器值的问题
T_bit EQU 0x20 AREA Example1,CODE,READONLY ENTRY CODE32 START LDR SP,=0x40003F00 STMFD SP!,{R0-R3,R12,LR} MRS R0,SPSR STMFD SP!,{R0} TST R0,#T_bit ......
zdy2005 ARM技术
【R7F0C809】自动灌溉之五-功能设计
1 功能介绍本设计是一种阳台种植自动灌溉控制器,通过检测土壤含水量的变化,自动控制电动机打开或关闭水阀,使水渗入土中。所述的自动灌溉控制器以R7F0C809低功耗微处理器为核心,通过模拟端口 ......
fyaocn 瑞萨MCU/MPU
ST的M4啥时候出?
据说和M3管脚兼容,不错,最好加上差分PGA,16bit CODEC之类啊,再不出来等freescale的K10了...
annoynoise stm32/stm8
求教
希望推荐一些好的FPGA方面的书,最好是包括一些硬件结构、原理,对应软件的高阶使用,比较复杂的一些系统或程序的设计实例,从最初整体规划至一步步的过程,像仿真、模拟、布局、布线,尤其是在 ......
似水如烟 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1097  406  423  1389  2271  57  37  40  17  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved