电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC649M000DGR

产品描述LVPECL Output Clock Oscillator, 649MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC649M000DGR概述

LVPECL Output Clock Oscillator, 649MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC649M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率649 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求解惑。电路中间那一块电阻,电感的作用。哪些是滤波,哪些是分压,分流?
脑子都弄混乱了,感觉只是滤波的话不要这么多电阻、电容啊。 还有 下面那个采集电流的部分前段使用二极管进行半波整流要2根线都加二极管么? ...
不随风 测试/测量
【德州仪器白皮书下载】DAC3484,DAC34H84 输出功率定标
DAC3484 和DAC34H84 是德州仪器(Texas Instruments)新推出的低功耗,高密度,高采样率,高性能的数模转换芯片,这款芯片目前已经广泛的应用在通信行业。本文详细介绍了DAC3484,DAC34H84 ......
德州仪器 模拟与混合信号
S7-200特殊指令
SM0.0-该位始终为1 SM0.1-首次扫描为1 SM0.2-保持数据丢失时为1 SM0.3-开机进入RUN时为1,一个扫描周期 SM0.4-时钟脉冲:30S闭合/30ON断开 SM0.5-时钟脉冲:0.5S闭合/0.5S断开 SM0.6-时钟脉 ......
eeleader 工业自动化与控制
vs2005控件学习
本帖最后由 paulhyde 于 2014-9-15 09:21 编辑 vs2005控件学习 ...
miaorui2008 电子竞赛
这个相位检测算法可以用verilog hdl描述吗?
这个相位检测算法可以用verilog hdl描述吗?里面涉及太多延时或计时,头都大了。 ...
pengwenxue FPGA/CPLD
问题:STMF32F10X系列的串口flash下载,最好使用几根串口线?
问题:STMF32F10X系列的串口flash下载,最好使用几根串口线?目前我的做法为使用了PA9,PA10两个引脚,但是通信速度只能选择57600以下,否则无法识别硬件。请大家讨论如何使用此串口最好(兼 ......
strongli stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2577  2783  485  136  1265  10  16  47  2  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved