电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

525R-11T

产品描述Clock Generator, 40MHz, PDSO28, 0.150 INCH, MO-153, SSOP-28
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小226KB,共10页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

525R-11T概述

Clock Generator, 40MHz, PDSO28, 0.150 INCH, MO-153, SSOP-28

525R-11T规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码TSSOP
包装说明0.150 INCH, MO-153, SSOP-28
针数28
Reach Compliance Codenot_compliant
ECCN代码EAR99
JESD-30 代码R-PDSO-G28
JESD-609代码e0
长度9.9 mm
湿度敏感等级1
端子数量28
最高工作温度70 °C
最低工作温度
最大输出时钟频率40 MHz
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
主时钟/晶体标称频率50 MHz
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压5.5 V
最小供电电压3 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
USER CONFIGURABLE CLOCK
Description
The ICS525-01/02/11/12 are the most flexible way to
generate a high-quality, high-accuracy, high-frequency
clock output from an inexpensive crystal or clock input.
The user can configure the device to produce nearly
any output frequency from any input frequency by
grounding or floating the select pins. Neither
microcontroller, software, nor device programmer are
needed to set the frequency. Using Phase-Locked Loop
(PLL) techniques, the device accepts a standard
fundamental mode, inexpensive crystal to produce
output clocks up to 250 MHz. It can also produce a
highly accurate output clock from a given input clock,
keeping them frequency locked together.
For similar capability with a serial interface, use the
ICS307. For simple multipliers to produce common
frequencies, refer to the ICS50x family of parts, which
are smaller and more cost effective.
These products are intended for clock generation. They
have low output jitter (variation in the output period), but
input to output skew and jitter are not defined nor
guaranteed. For applications which require defined
input to output timing, use the ICS527-01.
ICS525-01/02/11/12
Features
Packaged as 28-pin SSOP (150 mil body)
Industrial and commercial versions available in Pb
(lead) free package
User determines the output frequency by setting all
internal dividers
Eliminates need for custom oscillators
No software needed
Online calculator determines register settings
Pull-ups on all select inputs
Input crystal frequency of 5 - 27 MHz
Input clock frequency of 2 - 50 MHz
Very low jitter
Duty cycle of 45/55 up to 200 MHz
Operating voltage of 3.0 V or 5.5 V
Ideal for oscillator replacement
Industrial temperature version available
For Zero Delay, refer to the ICS527
Block Diagram
2
PD
X1/ICLK
Crystal or clock
input
Crystal
Oscillator
X2
Reference
Divider
Phase Comparator,
Charge Pump, and
Loop Filter
VCO
Divider
CLK
VCO
Output
Divider
REF
VDD
Optional crystal capacitors
7
R6:R0
9
V8:V0
2
GND
3
S2:S0
IDT™ / ICS™
USER CONFIGURABLE CLOCK
1
ICS525-01/02/11/12 REV S 042407
什么是TSP-Link?
如图1所示,TSP-Link是一种用于TSP仪器的通信和触发总线。这种总线支持仪器共享指令,为响应事件而发送触发器,并且不需要安装在基于主机的系统中。同步时间范围为几微秒或者更短。单个TSP仪 ......
Jack_ma 测试/测量
网路上传言STM32的iic硬件有bug,真的假的?
之前网路上听传言说STM32的iic硬件有bug,真的假的? ...
westlife_lp stm32/stm8
射频电路PCB设计
1 板材的选择 印刷电路板的基材包括有机类与无机类两大类。基材中最重要的性能是介电常数εr、耗散因子(或称介质损耗)tanδ、热膨胀系数CET和吸湿率。其中εr影响电路阻抗及信号传输速率。对 ......
jamieyang PCB设计
數位相機光學系統小型化設計技巧
數位相機光學系統小型化設計技巧...
linda_xia 模拟电子
拆建行的U盾
响应论坛拆解的号召,特把建行U盾拆了,有的看官会问“难道不要钱了,把U盾拆了”。放心我还没那么弱智。这个是没有用的。 U盾正脸 359767 U盾背面 359768 从旁边挠开 359769 PCB正 ......
ddllxxrr 以拆会友
小弟刚学CE 举足无错 球帮助
小弟近日学CE 半月有余 不甚进展 苦恼至极 也有看过何老师一些基础的书籍 感觉还是虚的很 而且入门的书大多都讲代码如何写 甚少有讲往哪里写 我(ˇ?ˇ) 想~首先向弄明白写代码的流程 ......
asdxcv2008 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 405  267  1717  534  1431  25  48  52  58  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved