电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT64LC10VI-TE13

产品描述EEPROM, 64X16, Serial, CMOS, PDSO8, LEAD AND HALOGEN FREE, SOIC-8
产品类别存储    存储   
文件大小123KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
标准
下载文档 详细参数 全文预览

CAT64LC10VI-TE13概述

EEPROM, 64X16, Serial, CMOS, PDSO8, LEAD AND HALOGEN FREE, SOIC-8

CAT64LC10VI-TE13规格参数

参数名称属性值
是否Rohs认证符合
零件包装代码SOIC
包装说明LEAD AND HALOGEN FREE, SOIC-8
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
最大时钟频率 (fCLK)1 MHz
数据保留时间-最小值100
耐久性1000000 Write/Erase Cycles
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
内存密度1024 bit
内存集成电路类型EEPROM
内存宽度16
功能数量1
端子数量8
字数64 words
字数代码64
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64X16
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行SERIAL
峰值回流温度(摄氏度)260
电源3/5 V
认证状态Not Qualified
座面最大高度1.75 mm
串行总线类型SPI
最大待机电流0.000003 A
最大压摆率0.003 mA
最大供电电压 (Vsup)6 V
最小供电电压 (Vsup)2.5 V
标称供电电压 (Vsup)3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度3.9 mm
最长写入周期时间 (tWC)10 ms
写保护HARDWARE/SOFTWARE
Base Number Matches1

文档预览

下载PDF文档
CAT64LC10/20/40
1K/2K/4K-Bit SPI Serial EEPROM
FEATURES
s
SPI bus compatible
s
Low power CMOS technology
s
2.5V to 6.0V operation
s
Self-timed write cycle with auto-clear
s
Hardware reset pin
s
Hardware and software write protection
H
LOGEN
FR
A
EE
LE
A
D
F
R
E
E
TM
s
Commercial, industrial and automotive
temperature ranges
s
Power-up inadvertant write protection
s
RDY/BSY pin for end-of-write indication
BSY
s
1,000,000 program/erase cycles
s
100 year data retention
DESCRIPTION
The CAT64LC10/20/40 is a 1K/2K/4K-bit Serial EEPROM
which is configured as 64/128/256 registers by 16 bits.
Each register can be written (or read) serially by using
the DI (or DO) pin. The CAT64LC10/20/40 is
manufactured using Catalyst’s advanced CMOS
EEPROM floating gate technology. It is designed to
endure 1,000,000 program/erase cycles and has a data
retention of 100 years. The device is available in 8-pin
DIP, SOIC and TSSOP packages.
PIN CONFIGURATION
DIP Package (P, L)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
SOIC Package (J, W)
RDY/BUSY
VCC
CS
SK
1
2
3
4
8
7
6
5
RESET
GND
DO
DI
TSSOP Package (U, Y)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
SOIC Package (S, V)
CS
SK
DI
DO
1
2
3
4
8
7
6
5
VCC
RDY/BUSY
RESET
GND
TSSOP Package (UR, YR)
RDY/BUSY
VCC
CS
SK
1
2
3
4
8
7
6
5
RESET
GND
DO
DI
PIN FUNCTIONS
Pin Name
CS
SK
DI
DO
V
CC
GND
RESET
RDY/BUSY
Function
Chip Select
Clock Input
Serial Data Input
Serial Data Output
+2.5V to +6.0V Power Supply
Ground
Reset
Ready/BUSY Status
BLOCK DIAGRAM
VCC
GND
MEMORY ARRAY
64/128/256 x 16
ADDRESS
DECODER
DATA
REGISTER
DI
RESET
CS
MODE DECODE
LOGIC
OUTPUT
BUFFER
SK
CLOCK
GENERATOR
DO
RDY/BUSY
64LC10/20/40 F02
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1021, Rev. C
CAD2006教程
各位大侠们,请问在哪个网站可以下载到CAD2006的教程啊?...
QE_ZPT 工业自动化与控制
各位大侠,请问怎样在IAR中查看一段程序的执行步数?
请问怎样在IAR中查看一段程序的执行步数?我想根据执行的步数,算出子程序的执行时间长度。请各位大侠,多指点,麻烦详细点,多谢啦。...
451432837 微控制器 MCU
嵌入式工程师所需要的五种知识
请教高手,嵌入式(软件/硬件)工程师所需要的最重要五种知识是什么?可不可以简单列出相应的五本书?谢谢。...
loserfeng 嵌入式系统
关于51单片机和fpgaa通信
51单片机和fpga通信程序怎么写啊?定义一个16位寄存器当高四位0000时控制为0001时控制另一种以此类推,单片机这块程序怎么写啊/...
c51arm7 FPGA/CPLD
硬件工程师手册——全
83629...
无关风月007 模拟电子
新书到,SHOW一下
很幸运的得到了zhaojun_xf的新书,首先发表一下获奖感言:感谢EEworld,感谢eric_wang,感谢XX,感谢··········好了,show一下到手的新书。图片是用电脑的摄像头拍的,因为很不幸,俺 ......
季夏木槿 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 418  1005  925  1174  10  9  21  19  24  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved