电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATGA18.432/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATGA18.432/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATGA18.432/16.000规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明PACKAGE-16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【群蜂团队】【每日英语】20121104
今天选的比较匆忙 103839...
ffddybz 聊聊、笑笑、闹闹
就是要靠技术混饭吃? (zt)
本文转帖,原文地址不详,从另一个论坛里转来的,他也是转帖. 《不要一辈子靠技术混饭吃》中的观点大部分已经很陈旧了,现在做技术的也越来越理性,都已经明白文中所说的,技术可以换来稳定的生 ......
wangjiafu1985 工作这点儿事
谁发个关于LM3S 的USB的学习笔记或应用的资料~~~
最近在看LM3S的USB 的应用 TI的例程倒是给了,可没有使用的指导说明,完全得去自己分析代码 也不给个流程图啥的 看死个人啊,哪位对USB协议比较熟的大大,给出份应用笔记...
yytdragon 微控制器 MCU
[R7F0C809]仿真器连接问题求助
本帖最后由 lonerzf 于 2015-8-16 17:35 编辑 好不容易放假,想调试下R7F0C809,目标板连接的时候居然不能调试。错误如下: E1200434: the firmware of emulator is old version. 21 ......
lonerzf 瑞萨MCU/MPU
诚聘嵌入式软件开发工程师
岗位职责: 1、跟踪产品应用开发流程环节,负责终端产品开发; 2、对产品进行维护,针对客户提出的新需求进行相关技术变更; 3、完成设计文档编写和评审。 岗位要求: 1.计算机、通讯相关 ......
chy211 嵌入式系统
编译Linux内核出现问题
我在虚拟机中装的Ubuntu9.1,编译内核Linux-2.6.22.6,arm-linux-gcc3.4.5,配置时make menuconfig时出现问题 scripts/kconfig/mconf arch/arm/Kconfig scripts/kconfig/mconf: Symbol `acs ......
青城山下 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2385  1856  433  303  2696  41  6  10  33  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved