电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT25C03PA-TE13

产品描述High Speed CMOS Logic Hex Buffers/Line Drivers with Non-Inverting 3-State Outputs 16-SOIC -55 to 125
文件大小78KB,共12页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT25C03PA-TE13概述

High Speed CMOS Logic Hex Buffers/Line Drivers with Non-Inverting 3-State Outputs 16-SOIC -55 to 125

文档预览

下载PDF文档
CAT25C11/03/05/09/17
1K/2K/4K/8K/16K SPI Serial CMOS EEPROM
FEATURES
s
10 MHz SPI compatible
s
1.8 to 6.0 volt operation
s
Hardware and software protection
s
Low power CMOS technology
s
SPI modes (0,0 & 1,1)*
s
Commercial, industrial, automotive and extended
s
100 year data retention
s
Self-timed write cycle
H
GEN
FR
ALO
EE
LE
s
1,000,000 program/erase cycles
A
D
F
R
E
E
TM
s
8-pin DIP/SOIC, 8/14-pin TSSOP and 8-pin MSOP
s
16/32-byte page write buffer
s
Write protection
temperature ranges
– Protect first page, last page, any 1/4 array or
lower 1/2 array
DESCRIPTION
The CAT25C11/03/05/09/17 is a 1K/2K/4K/8K/16K-Bit
SPI Serial CMOS EEPROM internally organized as
128x8/256x8/512x8/1024x8/2048x8 bits. Catalyst’s
advanced CMOS Technology substantially reduces
device power requirements. The CAT25C11/03/05
features a 16-byte page write buffer. The 25C09/17
features a 32-byte page write buffer.The device operates
via the SPI bus serial interface and is enabled though a
Chip Select (CS). In addition to the Chip Select, the clock
input (SCK), data in (SI) and data out (SO) are required
to access the device. The
HOLD
pin may be used to
suspend any serial communication without resetting the
serial sequence. The CAT25C11/03/05/09/17 is designed
with software and hardware write protection features
including Block Write protection. The device is available
in 8-pin DIP, 8-pin SOIC, 8/14-pin TSSOP and 8-pin
MSOP packages.
PIN CONFIGURATION
TSSOP Package (U14, Y14)
CS
SO
NC
NC
NC
WP
VSS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
HOLD
NC
NC
NC
SCK
SI
SOIC Package (S, V)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
DIP Package (P, L)
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
CS
SO
TSSOP Package (U, Y)
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
WP
VSS
MSOP Package (R, Z)*
CS
SO
WP
VSS
1
2
3
4
8
7
6
5
BLOCK DIAGRAM
SENSE AMPS
SHIFT REGISTERS
VCC
HOLD
SCK
SI
PIN FUNCTIONS
Pin Name
SO
SCK
WP
V
CC
V
SS
CS
SI
HOLD
NC
*CAT25C11/03 only
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
Function
Serial Data Output
Serial Clock
Write Protect
+1.8V to +6.0V Power Supply
Ground
Chip Select
Serial Data Input
Suspends Serial Input
No Connect
STATUS
REGISTER
HIGH VOLTAGE/
TIMING CONTROL
SO
SI
CS
WP
HOLD
SCK
I/O
CONTROL
SPI
CONTROL
LOGIC
BLOCK
PROTECT
LOGIC
CONTROL LOGIC
XDEC
EEPROM
ARRAY
DATA IN
STORAGE
* Other SPI modes available on request.
© 2004 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1017, Rev. J
出一批terasic tr4 stratix iv fpga开发板 ic验证
还剩十几块要的联系 tr4 230 qq 1216517563 vx ic_greaterchina http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=English&CategoryNo=141&No=689 ......
CMika 淘e淘
国产FPGA安路 高集成低功耗SF1系列FPSoC新品测评【使用SF1 RISCV ip核控制uart】
本次我们测评的实验是用SF1的DEMO板设计 uart 通信实验:SF1的 fpga 部分调用 eMCU ip核中的uart接口,此部分用 TD 设计,在 FD 中使用 risc-v MCU 编写uart通信的c语言代码。最终实现DEMO ......
Grayson__ 国产芯片交流
数字接口 stm32F4+l6205 步进电机驱动
本帖最后由 huo_hu 于 2023-3-17 12:53 编辑 此内容由EEWORLD论坛网友huo_hu原创,如需转载或用于商业用途需征得作者同意并注明出处 本教程制作一款stm32f4驱动的l6205步进电机程序,带有 ......
huo_hu 能源基础设施
没忍住,还是把我的热成像给拆了。
本帖最后由 littleshrimp 于 2022-7-24 15:25 编辑 这是我去年买的一个鑫思特的HT-19热成像,分辨率还可以,320*240。这段时间一直在玩汽车上的夜视摄像头,鑫思特这款就基本没怎么用。 ......
littleshrimp 综合技术交流
芳华大家有看吗
昨天去电影院看芳华了,冯小刚还是有自己方法的,并没有并纯粹的商业化。 看了这个电影,觉得人还是自私点好。 ...
enjoyjaner 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 241  2882  852  927  1282  5  59  18  19  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved