电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHA17.920/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACHA17.920/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHA17.920/20.6208规格参数

参数名称属性值
Objectid113601241
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
求大家帮助啊,最近学msp430单片机
#include #include void main(void) { WDTCTL=WDT_MDLY_32; IE1|=WDTIE; P1DIR|=BIT6; while(1); } #pragma vector=WDT_VECTOR __interrupt void watchdor(void) { P1O ......
一路向北2010 微控制器 MCU
Broadcom发布支持Blu-ray等"解码器芯片"
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 Broadcom发布支持Blu-ray和HD DVD解码器芯片   LAS VEGAS——2006国际CES,有线和无线宽带通信半导体世界领先厂商Broadcom今天发布业界 ......
aifang 消费电子
求帮忙~~~~
经放大整形后传感器输入的电压如果是大于2V的脉冲信号,则数码管显示加1,否则没反应,我用的单片机是STC89C52,单片机工作电压5V,我的问题有两个: 一:传感器输入的脉冲信号能与I0口直接相连吗? ......
李晓峰 51单片机
STM32L151读取W25Q16的ID错误,请帮忙看看是什么原因
使用STM32L151的SPI2读取W25Q16的ID错误,返回总是0xFFFF,请帮忙看看代码是什么原因。代码参考的是正点原子的。 void SPI2_Init(void) { SPI_InitTypeDef SPI_InitStructure; GPIO ......
dianhang stm32/stm8
第四讲面向视频和图像处理的可编程逻辑解决方案
第四讲面向视频和图像处理的可编程逻辑解决方案 ...
zxopenljx FPGA/CPLD
急救!!5.0到6.0移值时,串口驱动问题
将5.0BSP移值到6.0 上时,运行到串口驱动时,就运行不下去了, DNW提示信息: WARNING: CReg2440Uart::CReg2440Uart failed to obtain processor frequency - using default value (66750000) ......
dzwwk 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1751  2681  789  1906  1700  36  54  16  39  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved