电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC6225B49AMR-G

产品描述30mA High Speed LDO Regulator
文件大小267KB,共16页
制造商
下载文档 全文预览

XC6225B49AMR-G概述

30mA High Speed LDO Regulator

文档预览

下载PDF文档
XC6225
Series
30mA High Speed LDO Regulator
ETR0342-002
The XC6225 series is a high accuracy, low noise, and low dropout CMOS LDO regulator. The series includes a
reference voltage source, an error amplifier, a driver transistor, a current limiter, and a phase compensation circuit.
The CE function enables the entire circuit to be turned off by a low level input signal to the CE pin. In this stand-by
state, the XC6225B series can discharge the electric charge stored at the output capacitor through the internal
auto-discharge switch, and as a result the V
OUT
pin quickly returns to the V
SS
level. The output stabilization capacitor
(C
L
) is also compatible with low ESR ceramic capacitors. Output voltage is selectable in 0.05V increments within a
range of 0.8V~5.0V. The current limit fold-back circuit works as a short circuit protection as well as the output current
limiter. The series achieves a fast response with only 25μA of low power consumption. The current limit is set to
50mA (TYP.) so that the device is optimized to protect the circuit from over-current. It is ideally suited for applications
requiring 30 mA or less.
A small USP-4 package makes high density mounting possible.
■GENERAL
DESCRIPTION
■APPLICATIONS
Cellular phones
Cordless phones,
Wireless communication equipment
Portable games
Cameras, VCRs
Portable AV equipment
PDAs
■FEATURES
Output Current
Dropout Voltage
Operating Voltage Range
Output Voltage Range
Accuracy
: 30mA <50mA (TYP.) Limit>
: 70mV@ I
OUT
=30mA, V
OUT
=3.2V
: 2.5V ~ 6.0V
: 0.8V~5.0V (0.05V increments)
: +2% (V
OUT
>1.5V)
+0.03V (V
OUT
≦1.45V)
: 25μA (TYP.)
: Less than 0.1μA
: 70dB @ 1kHz
: -40℃~+85℃
Low Power Consumption
Stand-by Current
High Ripple Rejection
Operating Temperature
Range
Output Capacitor
: 1.0μF ceramic capacitor
CL High-Speed Auto-Discharge (XC6225B)
Low Output Noise
Packages
: USP-4, SOT-25
SSOT-24 (under development)
■TYPICAL
APPLICATION CIRCUIT
1/15
《社区大讲堂》DO-254中的高设计可靠性的逻辑综合(五)--冗余逻辑
缺省的逻辑综合目标都是减小面积,提高性能,而冗余电路和这一目标刚好相反。设计中的任何冗余都使设计面积增加,性能降低。 因此,逻辑综合工具缺省的设置都是寻找优化的方法来减少冗余, ......
心仪 FPGA/CPLD
UC3843中英文数据手册
UC3842/UC3843/UC3845中英文数据手册...
ydw621 电源技术
功率放大器模块及其在 5G 设计中的作用
5G 是无线通信市场领域有史以来十分重要的强大技术之一。与 4G 相比,5G 在数据速率、延迟和容量方面都有显著提升,有望成为行业乃至全球真正的变革性技术。 然而,这些根本性的性能改进也对 ......
兰博 无线连接
Xilinx GTP例化、调用
各位大神,哪位有GTP的例化到调用的全过程的资料啊?例化倒还可以,但是后面的modelsim或者ise simulator仿真的时候就不知道怎么弄了?急求这方面的资料教程~~~哪位大神行行好,拉小弟一把!! ......
kriayamatoo FPGA/CPLD
关于SimpleApp和SampleApp两个例程的区别
为什么simpleAPP例程中包含SimpleController(采集节点)和SimpleSensor(传感节点)但sampleApp中只有一个sampleAPP文件...
c山水 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1805  170  2848  763  2611  54  1  3  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved