电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XC6205H412PL

产品描述High Speed LDO Regulators Output ON-OFF Control
文件大小2MB,共50页
制造商
下载文档 全文预览

XC6205H412PL概述

High Speed LDO Regulators Output ON-OFF Control

文档预览

下载PDF文档
XC6204/XC6205
Series
High Speed LDO Regulators
Output ON-OFF Control
ETR0304_004
■GENERAL
DESCRIPTION
The XC6204/6205 series are highly precise, low noise, positive voltage LDO regulators manufactured using CMOS
processes. The series achieves high ripple rejection and low dropout and consists of a standard voltage source, an error
correction, current limiter and a phase compensation circuit plus a driver transistor.
Output voltage is selectable in 0.05V steps within a range of 0.9V ~ 6.0V.
The series is also compatible with low ESR ceramic capacitors which give added output stability. This stability can be
maintained even during load fluctuations due to the excellent transient response of the series.
The current limiter's foldback circuit also operates as a short protect for the output current limiter and the output pin.
The CE function enables the output to be turned off, resulting in greatly reduced power consumption.
■APPLICATIONS
●Mobile
phones
●Cordless
phones
●Cameras,
video recorders
●Portable
games
●Portable
AV equipment
●Reference
voltage
●Battery
powered equipment
■FEATURES
Maximum Output Current
: 150mA (300mA=XC6204 E to H TYP.)
Dropout Voltage
: 200mV @ 100mA
60mV @ 30mA
Operating Voltage
: 2V ~ 10V
Output Voltage Range
: 1.8V ~ 6.0V (XC6204) (0.05V increments)
0.9V ~ 1.75V (XC6205) (0.05V increments)
Highly Accurate
:
±2%
Low Power Consumption
: 70μA (TYP.)
Standby Current
: Less than 0.1μA (TYP.)
High Ripple Rejection
: 70dB (10kHz) (XC6204)
60dB (10kHz) (XC6205)
Operational Temperature Range
: -40℃ ~ 85℃
Low ESR Capacitor Compatible
: Ceramic capacitor
■TYPICAL
APPLICATION CIRCUIT
■TYPICAL
PERFORMANCE
CHARACTERISTICS
1/49
如何来评价FPGA的低功耗呢?
最近大家都在分析FPGA低功耗的资料,我也来掺和掺和,跟大家讨论讨论如何来定义FPGA的低功耗。说实话自己在做FPGA的项目中没有非常注意功耗,所以对FPGA的低功耗概念不是非常明晰,是不是有一个 ......
wstt FPGA/CPLD
全国大学生电子竞赛“信号类”赛题分析
一、历届的“信号源类”赛题 在11届全国大学生电子设计竞赛中,信号源类赛题只有5题: ①信号发生器(第8届,2007年,H题,高职高专组) ②正弦信号发生器(第7届,2005年, ......
宋元浩 电子竞赛
matlab第四课--多项式数组
设定范围和绘图打交道! 本帖最后由 gaoxiao 于 2009-6-12 14:20 编辑 ]...
gaoxiao 微控制器 MCU
xilinx 时钟管理
大家好! 大家在ise里都是怎么来管理时钟的啊? ...
applelonger FPGA/CPLD
寻找合适的方案
大家好,我现在寻找一个ARM方案,ubuntu系统,CPU可以用6410,也可以是其他的,需要全套资料,最好是现成的方案,稍作修改就能用上的,价格可以谈,要求在深圳。详细的要求企鹅中谈,联系方式: ......
tryagain1 Linux开发
本人刚刚开始学习cadence virtuoso,发现只要原理图出现电感并联仿真就报错
本人刚刚开始学习cadence virtuoso,发现只要原理图出现电感并联仿真就报并联的电感形成短路回路的错,这是什么原因?我知道并联电感可以用一个电感代替,但就是单纯想知道为什么并联电感就会报 ......
非标准理工男 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2066  1826  979  934  1157  42  37  20  19  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved