电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24FC66LE-1.8TE13

产品描述SOCKET, IDC NO S/RELIEF 6WAYSOCKET, IDC NO S/RELIEF 6WAY; Ways, No. of:6; Pitch:2.54mm; Approval Bodies:BT224, BS9525, F0023, NFC93-428 (HE10), MIL-C-83503, DIN41651; Colour:Grey; Current, contact rating:1A; Flammability
文件大小446KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 全文预览

CAT24FC66LE-1.8TE13概述

SOCKET, IDC NO S/RELIEF 6WAYSOCKET, IDC NO S/RELIEF 6WAY; Ways, No. of:6; Pitch:2.54mm; Approval Bodies:BT224, BS9525, F0023, NFC93-428 (HE10), MIL-C-83503, DIN41651; Colour:Grey; Current, contact rating:1A; Flammability

文档预览

下载PDF文档
CAT24FC65, CAT24FC66
64K-Bit I
2
C Serial CMOS EEPROM with Partial Array Write Protection
FEATURES
I
Fast mode I
2
C bus compatible*
I
Max clock frequency:
I
5 ms max write cycle time
I
Write protect feature
- 400KHz for VCC=2.5V to 5.5V
I
Schmitt trigger filtered inputs for
noise suppression
I
Low power CMOS technology
I
64-byte page write buffer
I
Self-timed write cycle with auto-clear
I
Industrial and automotive temperature ranges
– Bottom 1/4 array protected when WP at V
IH
(CAT24FC65)
– Top 1/4 array protected when WP at V
IH
(CAT24FC66)
I
1,000,000 program/erase cycles
I
100 year data retention
I
8-pin DIP, 8-pin SOIC (JEDEC), 8-pin SOIC
(EIAJ), 8-pin TSSOP and TDFN packages
DESCRIPTION
The CAT24FC65/66 is a 64k-bit Serial CMOS EEPROM
internally organized as 8,192 words of 8 bits each.
Catalyst’s advanced CMOS technology substantially
reduces device power requirements.
The CAT24FC65/66 features a 64-byte page write
buffer. The device operates via the I
2
C bus serial
interface and is available in 8-pin DIP, SOIC, TSSOP
and TDFN packages.
PIN CONFIGURATION
DIP Package (P, L, GL)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
BLOCK DIAGRAM
EXTERNAL LOAD
DOUT
ACK
VCC
VSS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
512
SDA
START/STOP
LOGIC
SENSE AMPS
SHIFT REGISTERS
A0
1
A1
2
A2
3
VSS
4
8
VCC
7
WP
6
SCL
5
SDA
TDFN Package (RD2, ZD2)
SOIC Package
(J, W, K, X, GW, GX)
A0
A1
A2
VSS
1
2
3
4
8
7
6
5
(Top View)
TSSOP Package (U, Y, GY)
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
WP
VCC
A0
WP
A1
SCL
A2
SDA
VSS
XDEC
CONTROL
LOGIC
128
EEPROM
128X512
PIN FUNCTIONS
Pin Name
A0, A1, A2
SDA
SCL
WP
V
CC
V
SS
NC
Function
Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+2.5V to +5.5V Power Supply
Ground
No Connect
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
HIGH VOLTAGE/
TIMING CONTROL
DATA IN STORAGE
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© 2005 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1047, Rev. H
求上海试验机-上位机软件经验人士合作
这里有一个试验机电控板的项目,准备实现其电子部分及上位机部分;电子部分已经有人可以做了。 现找一位有试验机上位机软件的人士合作,其要求为: 1. 有过试验机项目上位机软件经验 2. 上 ......
nanzhazhou 嵌入式系统
第3步工程文件相关修改
新建工程后并不能马上开始编程,需要设置修改一些文件,按照自己的需求修改,例如您需要用到中断就需要复制一份文件到项目文件价下存放主程序文件的目录下,我通常是建一个APP文件夹名字随爱好 ......
qi777ji GD32 MCU
CCS+C6678LE开发记录16:多核协作(OpenMP)示例代码浅析
本文是上一篇的后续。核心代码如下(部分省略)://------------------------------------------------------------------------------ void main(void) { //.................... ......
fengyh DSP 与 ARM 处理器
如果您还没觉得这个问题烦,请帮帮我^_^
象很多人一样,我只是弄个WINCE系统出来用用,用DOS+LOADCEPC+BN.BIN 已经可以成功解包,进入WINCE系统了. 但,用bootloader +nk.bin的方式,我一直没办法成功进入系统. 我的方法是:在public/comm ......
eddy326 嵌入式系统
避免常见的共模问题
转自:deyisupport 作者:Loren Siebert 1 您是否注意到了差分信号在高性能信号路径中正日益占据主导地位?差分信号可提供多种优势!我一直在考虑这样一个事实,即每个差分信号路径都有一个 ......
maylove 模拟与混合信号
好好认识一下电路板中的电感
本帖最后由 qwqwqw2088 于 2016-10-13 10:14 编辑 让我们来看看电感在电路板中的作用,还有铁素体电感究竟优越在什么地方,以及有人对于电感的认识都有哪些常见的误区吧。262541电路中的 ......
qwqwqw2088 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1171  1714  2438  1872  24  40  37  16  6  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved