电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VE0603K101R115

产品描述Surface Mount Varistors VE Series High Temperature
文件大小1MB,共15页
制造商KEMET(基美)
官网地址http://www.kemet.com
下载文档 全文预览

VE0603K101R115概述

Surface Mount Varistors VE Series High Temperature

关于APB3 总线的SPI转I2S
有人实现过这个模块吗?能给点建议吗?...
zydzjy EE_FPGA学习乐园
wince驱动 之 中断问题
最近在学习中断驱动,有几点不明白,向大家请教:1、在wince 中断里,逻辑中断号和事件关联,那么该事件是如何被触发的呢?需要人为干预吗?2、某一类型的中断,比如I2C中断,isr_IIC对应一个逻辑中断,但触发该中断的原因可能有好几种吧?读、写、缓冲区溢出等,如何判断是那种类型触发的呢?大家帮帮吧!!...
fiona007 WindowsCE
verilog语句输出疑问
input b;reg a;if(i)a = b;assign c = a;如果i=0;那么c的值是什么,应该没有值,还是值为0?c为wire型,那么没有保存,所以没有输出值,这样对不?...
tianma123 FPGA/CPLD
FPGA的门数如何计算?
经常听FPGA是多少万门的,但FPGA不是以逻辑单元算大小的吗,这两者之间有什么关系吗?多少万门怎么估算呀?...
心仪 FPGA/CPLD
看看Xilinx最新发布的的目标设计平台特定领域专用套件
上图吧,实在是太晚了,也没啥可写的,大概简要说明一下就好。其他如果我在想起什么,会继续补充的。这是Spartan-6的开发板,我掂了掂,挺沉的。。。AVNET做的,做工应该没得挑。接口图,包括JTAG UART DVI 以太网接口及指示灯。右边屏幕是电脑,左边是DVI直接输出的,然后可以通过类似于家里用的路由器,直接输入IP地址,就可以与开发板相连接,然后有选项,可以对图像直接进行处理,大概是包括...
凯哥 FPGA/CPLD
ADC12,速度快时读GND电平读数太大。
我用的MCU是F5438A,主时钟是32M。ADC12的配置是 主时钟,8位分辨率,64个采样时钟,A0A1A2A3轮序;出现的现象是:1.当我采用以上配置,将A0直接接到DGND时,ADC的读数不为零,而是128(255/2?);2.将分辨率改为12位,则恢复正常,扫描DGND读数时为零;3.降低主时钟,将其改为16M时,也恢复正常,扫描DGND读数时为零;4.提高采样时钟,无效,情况仍是将A0...
shushu 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 605  702  802  845  1615 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved