电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

240-382WMT24-24PPCCHN

产品描述MIL Series Connector, 24 Contact(s), Aluminum Alloy, Male, Solder Terminal, Receptacle, ROHS COMPLIANT
产品类别连接器    连接器   
文件大小351KB,共2页
制造商Glenair
官网地址http://www.glenair.com/
标准
下载文档 详细参数 全文预览

240-382WMT24-24PPCCHN概述

MIL Series Connector, 24 Contact(s), Aluminum Alloy, Male, Solder Terminal, Receptacle, ROHS COMPLIANT

240-382WMT24-24PPCCHN规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT
Reach Compliance Codecompli
其他特性STANDARD: MIL-DTL-38999, EMI SHIELDED
后壳类型SOLID
主体/外壳类型RECEPTACLE
连接器类型MIL SERIES CONNECTOR
联系完成配合NOT SPECIFIED
触点性别MALE
触点材料NOT SPECIFIED
耦合类型BAYONET
DIN 符合性NO
空壳NO
环境特性CORROSION/ENVIRONMENT/FLUID/IMMERSION RESISTANT
滤波功能YES
IEC 符合性NO
MIL 符合性YES
制造商序列号240-382W
插接信息MULTIPLE MATING PARTS AVAILABLE
混合触点NO
安装类型BOARD AND PANEL
选件WATERPROOF
外壳面层NICKEL PLATED
外壳材料ALUMINUM ALLOY
外壳尺寸24
端接类型SOLDER
触点总数24
Base Number Matches1

文档预览

下载PDF文档
240-382W
MIL-DTL-38999 Series II Filter Connector
Wall Mount Receptacle
C
W -
Wall Mount
See Note 3
B sq
Marking Location
(Either Location)
EMI/EMP
Filters
MIL-DTL-38999 Series II
Filter Connector
Product Code
Contact Gender
P
- Pin
S
- Socket
Alternate Key Position
Per MIL-DTL-38999
A, B, C, D, N = Normal
Insert Arrangement
IAW MIL-STD-1560
Filter Type
P
- Pi Circuit
C
- C Circuit
Capacitance
(See Table II)
240
-
382
W
M
15-35
P
S
P
A
C
N
Shell Style
W
- Wall Mount
Connector Class
(See Table I)
Termination
S
- Solder Cup
P
- PC Tail
Flange Mounting Style
H
- Chamfered Holes
C
- Clinch Nuts (4-40 UNC)
M
- Metric Clinch Nuts (M3)
.750
(19.1)
Max
.094 Min Full Thd
O Thread
4x
C Holes
.175 / .125
(4.4 / 3.2)
2x A BSC
PC Tail Contact
Solder Cup
Contact
85°
BSC
120°
TYP
E Max
.322 (8.2)
.312 (7.9)
.069 (1.8)
.058 (1.5)
© 2008 Glenair, Inc.
www.glenair.com
CAGE CODE 06324
Printed in U.S.A.
E-Mail: sales@glenair.com
GLENAIR, INC.
1211 AIR WAY
GLENDALE, CA 91201-2497
818-247-6000
FAX 818-500-9912
C-14
altera opencl sdk 的license
求问各位大神,怎么下载altera opencl sdk 的license?本科做毕设,急求! 还有,如果用Linux系统的话,哪些开发板支持opencl? ...
moningWYL FPGA/CPLD
同步设计的FPGA程序关于时钟约束的问题
同步设计的FPGA程序关于时钟约束的问题? 在设计过程需呀关注几个问题, 要求整个设计要跑到多少时钟? 问题是,这个规则怎么设计?简单的说比如,系统最大要求时钟是50MHZ, 那么我们做的 ......
eeleader FPGA/CPLD
FPGA加密方案
FPGA加密方案QQ:344383284 ...
阿里波特 工业自动化与控制
FPGA设计总结-回顾!
1)FPGA和其他电路的接口部分的时序要处理好,要考虑到信号进入FPGA之前的线路延迟.要想清楚进入FPGA的数据和时钟的相位关系. 2) 若FPGA设计中,有全数字锁相环,那么要用示波器测试一下全数字锁相 ......
eeleader FPGA/CPLD
个人想的传感器的趋势
个人觉得后续传感器的趋势: (1) 联网化 (2) 人工智能与专家系统化 (3) 自发电化 希望大家发表意见...
besk 传感器
【2021一起践行】回首2020,展望2021
想起要在京东买点东西,然后想起了论坛的E金币,然后打开了EE,兑换了下E金币。哈哈,看了下自己的贴子,最新在9月份的时候发的贴子。没想到就这么3个多月过去了,时间过得有点快,也过得有点 ......
RCSN 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1464  2822  885  1742  1404  59  45  24  7  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved