电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

501S41W221KV6R

产品描述Ceramic Capacitor, Multilayer, Ceramic, 500V, 10% +Tol, 10% -Tol, X7R, 15% TC, 0.00022uF, Surface Mount, 1210, CHIP, GREEN
产品类别无源元件    电容器   
文件大小527KB,共2页
制造商Johanson Dielectrics
标准  
下载文档 详细参数 全文预览

501S41W221KV6R概述

Ceramic Capacitor, Multilayer, Ceramic, 500V, 10% +Tol, 10% -Tol, X7R, 15% TC, 0.00022uF, Surface Mount, 1210, CHIP, GREEN

501S41W221KV6R规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1673273780
包装说明, 1210
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00022 µF
电容器类型CERAMIC CAPACITOR
自定义功能Other Size/Voltage/Capacitance Available
介电材料CERAMIC
高度1.65 mm
JESD-609代码e3
长度3.18 mm
制造商序列号501S41
安装特点SURFACE MOUNT
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR, PAPER, 13 INCH
正容差10%
额定(直流)电压(URdc)500 V
系列S41(X7R,500V)
尺寸代码1210
表面贴装YES
温度特性代码X7R
温度系数15% ppm/°C
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度2.41 mm

文档预览

下载PDF文档
www.johansondielectrics.com
I
ndustrIal
G
rade
H
IGH
V
oltaGe
C
eramIC
C
apaCItors
F
eatures
• Best-in-Class AC Voltage Breakdown Characteristics
• Predictable and consistent performance results
• Minimized risk of infant mortality or latent in-field failure
• Superior Lead-free solder reflow performance: MSL=1.0
• Green / ROHS Compliant
• Polyterm® Terminations available
• Safety Certified AC versions available
a
pplications
• Superior Film Cap Replacement
• Industrial Controls
• Florescent and HID Lighting
• UPS Systems
• Fans
• Networking
n
ot
a
ll
H
igH
V
oltage
c
apacitors are
c
reated
e
qual
Johanson
Dielectrics has performed extensive AC Voltage Characterization of our High Voltage Surface
Mount Capacitor product line. The results document a superior high voltage product offering of Industrial
Grade level. Complete test details are available.
ac V
oltage
B
reakdown
t
est
d
etails
Failures below 1650 Vac guard band
(Exceeds IEC384-14)
;
JOHANSON:
VENDORS 1-3:
0 Failures
9 - 9091 PPM
JOHANSON product exhibits 20%
higher breakdown voltage level
JOHANSON product exhibits improved
level of statistical variability
1
15191 Bledsoe Street, Sylmar, California 91342 • (818) 364-9800• Fax (818) 364-6100
SHT10 FPGA驱动程序
`timescale 1ns/1nsmodule Sht10(input wire rst, //系统复位信号input wire clk, //20MHZ时钟input wire rd , input wire rd_clk, //input wire clk1ms,output reg scl, //串行时钟信号inout w ......
eeleader FPGA/CPLD
AD 底层丝印 如何使用打印出图纸?
526780突然 操作不对了 请教一下 ...
btty038 PCB设计
优化DSP应用的技术
数字信号处理 (DSP) 是处理信号和数据的专用方法,其目的在于加强并修改这些信号。数字信号处理也用于分析信号以确定特定的信息内容。DSP主要用于处理真实世界的信号。这些信号可由数字序列进 ......
feifei DSP 与 ARM 处理器
用EmbestIDE写的代码,为什么有警告
用EmbestIDE写的代码,为什么有警告,放到其他电脑上同样的代码又没警告, WARNING:end of file not at end of line ;newline inserted,请教高手...
losng 嵌入式系统
【GD32F350开发分享六】USART0和USART1的双串口应用
381582 如图所示,GD32F350有两个串口,分别是USART0和USART1,分别是哪几个脚复用成串口,具体可以看手册。 我的GPIO复用配置如下 381583 381584 串口初始化函数为 void gd_eval_com_i ......
Justice_Gao GD32 MCU
Verilog HDL---运算符、赋值语句和块语句
1.运算符 逻辑运算符 &&//逻辑与、||//逻辑或、!//逻辑非; &&、||为双目运算符,!为单目运算符; 逻辑运算符&&和||的优先级低于关系运算符,!高于算术运算符; 为 ......
捍卫真理 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1189  1073  173  1542  1922  15  54  26  22  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved