电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATHA22.1184/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATHA22.1184/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATHA22.1184/19.440规格参数

参数名称属性值
Objectid113590104
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
2016新电子——智能网联汽车测试测量方案
283600 ...
lemonade815 汽车电子
6410裸奔代码问题 急!!!
最近想在6410上裸奔 但是看了好多裸奔代码 都是没有初始化DDR或者SDR 包括三星的官方裸奔功能测试包夜没有 那我就纳闷 NAND上面的8K以后的代码怎么放到SDRAM或者DDR中运行呢 不初始化小 ......
victor9911 嵌入式系统
【GD32L233C-START评测】四 性能测试
性能测试 Coremark CoreMark是一个用于测量嵌入式系统中使用的中央处理器(CPU)的性能。它是在2009由eembc的shay gal-on开发的,旨在成为一个行业标准,取代过时的dehrystone基准。代 ......
hl23889909 GD32 MCU
迅为4412开发板Linux驱动教程之内核开发基础
视频教程:http://v.youku.com/v_show/id_XMTMwNjAwMDc0OA==.html 主要内容• Linux体系结构• Linux内核结构• Linux内核源码目录结构 Linux体系结构209887 从上图可知,Li ......
Chihiro 嵌入式系统
LDO的功耗Pl=(Vi-Vo)*Iout;MCU降压节省的功耗全部被LDO吞噬,整个系统并没有降低功耗。
如图所示LDO分别是U2/RT9013-3.3和 U3/RT9013-1.85。 MCU是STM32L486,VDD供电范围是 1.71V~3.6V,主频80Mhz,Iout = 8mA。 电源是聚合物锂电池,额定输出电压 Vbat = 3. ......
oyhprince stm32/stm8
请教单片机大虾,恳请高手解答!
这是一个教科书的实验,本实验将产生1KHZ信号持续0.1S,停0.1S,再产生1KHZ信号持续0.1S,停0.5S,然后从头执行 #include sbit buzzer=P3^3; void delay(int); void pulse_BZ(int,int,int) ......
ylyfxzsxyl 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2689  1151  167  2473  830  55  24  4  50  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved