电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCB49.152/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACCB49.152/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCB49.152/19.440规格参数

参数名称属性值
Objectid113597806
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
如图中所定义的段3的段码是5E吗 我怎么感觉是4F
如图中所定义的段3的段码是5E吗 我怎么感觉是4F dp g f e d c b a 0 1 0 0 1 1 1 1...
潇湘雨夜 单片机
开关电源、电荷泵、LDO
开关电源、电荷泵、LDO DC-DC或者电荷泵电路效率要高于LDO或者其他线性的降压电路,有哪个了解比较深入,分析下效率高于LDO的原因? ...
QWE4562009 测试/测量
电子工程专业出国读研哪个国家好
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 无论从哪个方面来说,电子工程专业出国首选都应当是美国。硅谷是做什么的?半导体集成电路领域电子元器件的最新技术、最新产品大部分都集中在美 ......
lycpkm 电子竞赛
急求VHDL设计交通灯,在线等啊,各位帮忙一下吧
1.设计原理 在这个实例中,我们设计一个简单的十字路口交通灯。交通灯分东西和南北两个方向,均通过数码管和指示灯指示当前的状态。设两个方向的流量相当,红灯时间45s,绿灯时间40s,黄灯 ......
chenxb19831118 嵌入式系统
iwr 6843aop更改工程名出错
小弟打算将ti的官方工程复制出来自己单独更改,编译出错 493539 已经通过control+h将原文件名multi_gesture_68xx_aop_mss和multi_gesture_68xx_aop_dss全部更改为multi_gesture_68xx_aop_ ......
夜火易星辰aa DSP 与 ARM 处理器
【中科蓝讯AB32VG1 RISC-V板“碰上”RTT测评】+LED与按键控制
本帖最后由 xiyue521 于 2021-5-1 02:30 编辑 由原理图可以知道LED低电平亮,按键按下去低电平,配置按键上拉输入即可检测: rt_pin_mode(S3, PIN_MODE_INPUT_PULLUP );536428 ......
xiyue521 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2859  143  1756  2570  1816  58  3  36  52  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved