电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA22.1184/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACCA22.1184/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA22.1184/20.000规格参数

参数名称属性值
Objectid113602955
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
关于网络速度测试的疑问?
最近几天测试了一下开发板中网络速度,使用的是xilinxFPGA(microblaze 50m)嵌入petalinux,别一端为PC机,使用软件监听数据,发现当设置发送时间为1MS,这个时候发现有数据丢失现象,windows ......
daicheng 嵌入式系统
5G 射频前端的终局之战:毫米波
在上周于苏州举办的射频设计与测试论坛上,Qorvo 公司高级销售经理赵玉龙发表了一个题为《5G 射频前端的终局之战:毫米波》的演讲。 他首先指出,在最近几年,随着 5G 的到来,整个射频前端 ......
兰博 无线连接
TMDSHVMTRPFCKIT安装28335板卡问题
我买了一套TMDSHVMTRPFCKIT,随设备来的有28035和28335,前一段时间一直用的28035,尝试安装28335的时候板子上模块的LD1和LD2都亮了,而28035这两个应该是过流指示,一般是不亮的,不知是什 ......
wangxi 微控制器 MCU
样片申请问题
本人去年12月底或者今年1月初,通过利达尔申请了一片430F149的样片,上海给我打电话说我通过利达尔申请的样片已经发出,后来得到回复是在利达尔的员工手里。时间已经快到2月了,到现在毛还没有 ......
jw072315 微控制器 MCU
ST MEMS创意大赛第10贴 -- MLC问题探讨与求助
关于MLC的一些问题整理: 数据训练采集时间 培训PPT中提到,需要在运动开始后,才点击start,开始记录;但是这里有个疑问是:这样做 不是会损失掉一部pattern, 是否会造成运动识 ......
传媒学子 ST MEMS传感器创意设计大赛专区
wince启动时出现first chance exception in nk.exe??
在将系统镜像从开发工作站通过网络下载到开发板的时候,开发工作站上看到镜像下载过去了,wince开始启动。但是wince系统启动不起来,调试时会出现一个错误: First chance exception in nk.exe ......
xiaoxiangjin 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2814  1149  407  1202  2360  57  24  9  25  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved