fpga - field programmable gate array fpga - stratix IV GX 9120 labs 564 ios
参数名称 | 属性值 |
是否Rohs认证 | 不符合 |
厂商名称 | Altera (Intel) |
Reach Compliance Code | not_compliant |
ECCN代码 | 3A001.A.7.A |
JESD-30 代码 | S-PBGA-B1152 |
JESD-609代码 | e0 |
湿度敏感等级 | 3 |
输入次数 | 564 |
逻辑单元数量 | 228000 |
输出次数 | 564 |
端子数量 | 1152 |
封装主体材料 | PLASTIC/EPOXY |
封装代码 | BGA |
封装等效代码 | BGA1152,34X34,40 |
封装形状 | SQUARE |
封装形式 | GRID ARRAY |
电源 | 0.9,1.2/3,1.5,2.5 V |
可编程逻辑类型 | FIELD PROGRAMMABLE GATE ARRAY |
认证状态 | Not Qualified |
表面贴装 | YES |
技术 | CMOS |
端子面层 | Tin/Lead (Sn63Pb37) |
端子形式 | BALL |
端子节距 | 1 mm |
端子位置 | BOTTOM |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved