电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

FMD-2D-3CH126PM

产品描述D Microminiature Connector, 25 Contact(s), Male, Plug,
产品类别连接器    连接器   
文件大小300KB,共2页
制造商Cristek Interconnects Inc
下载文档 详细参数 全文预览

FMD-2D-3CH126PM概述

D Microminiature Connector, 25 Contact(s), Male, Plug,

FMD-2D-3CH126PM规格参数

参数名称属性值
是否Rohs认证不符合
Objectid1990162593
Reach Compliance Codecompliant
Country Of OriginUSA
ECCN代码EAR99
YTEOL8.67
主体/外壳类型PLUG
连接器类型D MICROMINIATURE CONNECTOR
触点性别MALE
DIN 符合性NO
空壳NO
滤波功能YES
IEC 符合性NO
绝缘体材料GLASS FILLED POLYETHYLENE
MIL 符合性YES
插接信息MULTIPLE MATING PARTS AVAILABLE
混合触点NO
安装类型CABLE
选件GENERAL PURPOSE
外壳面层CADMIUM
外壳材料ALUMINUM ALLOY
外壳尺寸D
触点总数25

文档预览

下载PDF文档
MICRO-D METAL SHELL
FILTERED CONFORMING TO M83513
W
X
NOM
NO. OF
CONTACTS
9
15
21
25
31
37
MAX
.785
.935
1.085
1.185
1.335
1.485
SERIES
FMD
W
BSC
.565
.715
.865
.965
1.115
1.265
X
MAX
.386
.536
.686
.786
.936
1.086
Y
.096
.088
.308
MAX
2 PL
#1 SOCKET
RECEPTACLE
#1 PIN
PLUG
.093
.003
(.239)
RECEPTACLE
.287 MAX
(INCLUDES POTTING)
Y
.270
MAX
C - TYPE FILTER
W
X
NOM
NO. OF
CONTACTS
9
15
21
25
31
37
MAX
.785
.935
1.085
1.185
1.335
1.485
W
BSC
.565
.715
.865
.965
1.115
1.265
X
MAX
.435
.585
.735
.835
.985
1.135
Y
.096
.088
2 PL
#1 SOCKET
RECEPTACLE
#1 PIN
PLUG
.308 MAX
(.239)
RECEPTACLE
.093±.003
.615
.580
(INCLUDES POTTING)
Y
.308 MAX
PI - TYPE FILTER
TOLERANCE: .XXX ±.005
.XX ±.01
ANGLE ±1°
TITLE
MICRO-D METAL SHELL
FILTERED
CONFORMING TO M83513
DWG. NO.
SHT
1
OF
2
FMD
CRISTEK.COM
888.265.9162
G
REV
Nexperia ESD 应用手册免费下载|读 ESD 干货答题赢好礼
活动详情:Nexperia ESD 应用手册|读 ESD 干货答题赢好礼 Nexperia ESD 应用手册下载 电子系统能正确运行,就万事大吉了吗?这显然是不够的。我们必须更多的把关注点放在如何确保系统 ......
EEWORLD社区 电源技术
EEWORLD大学堂----使用TMDx570套件学Hercules
使用TMDx570套件学Hercules:https://training.eeworld.com.cn/course/282????? Hercules是面向安全应用而设计的MCU,可广泛应用于对安全有一定要求的汽车,交通运输,医疗,工业安全等领域。TM ......
金尔雅 单片机
hamamatsu c2741有人要不
hamamatsu c2741有人要不??便宜急甩18760116680...
huangguohua0202 TI技术论坛
谁有MSP430的视频课件呀?
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 谁有MSP430的视频课件呀? 给小弟共享一下 ...
wenchaoge741 电子竞赛
综合报告求助 时间违规
Timing constraint: Default period analysis for Clock 'pll_2clk_inst/CLKOUT1_BUF' Clock period: 2.813ns (frequency: 355.492MHz) Total number of paths / destination ports: 229 ......
zsy5460 FPGA/CPLD
请问下这个文件怎么打开,谢谢!
我用的是altium 10 打开之后,错误如下图,点击ok后1片黑什么也没...
大发明家 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 739  2133  1945  2386  1121  15  43  40  49  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved