电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

255604080212829+

产品描述Board Stacking Connector
产品类别连接器    连接器   
文件大小246KB,共6页
制造商AVX
标准
下载文档 详细参数 全文预览

255604080212829+概述

Board Stacking Connector

255604080212829+规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompli
ECCN代码EAR99
主体宽度0.173 inch
主体深度0.075 inch
主体长度0.768 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
触点性别FEMALE
触点模式RECTANGULAR
触点样式BELLOWED TYPE
介电耐压353VAC V
滤波功能NO
绝缘体材料PLASTIC
插接触点节距0.02 inch
混合触点NO
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数1
最高工作温度85 °C
最低工作温度-25 °C
选件GENERAL PURPOSE
PCB接触模式RECTANGULAR
PCB触点行间距4.9 mm
额定电流(信号)0.5 A
端接类型SURFACE MOUNT
触点总数80
Base Number Matches1

文档预览

下载PDF文档
0.5
mm
Pitch
Series
5604
AC/DC 0.5A
シリーズ
5604
(Series)
基板間高さ
1.5mm/2.0mm/2.4mm
(Stacking Height)
極間隔
0.5mm
(Pitch)
極数
50∼140
(No. of Positions)
定格電流
(Rated Current)
定格電圧
AC/DC 50V
(Rated Voltage)
耐電圧
AC 250Vrms/min.
(D.W.Voltage)
コンタクト材質
(Contact Material)
インシュレータ材質
(Insulator Material)
½用温度範囲
(Operating Temperature)
銅合金 Copper alloy
耐熱樹脂 Heat resistance plastic
−25∼85℃
SERIES 5604
◇概要
5604シリーズは、携帯電話・PHS・デジタルAV機器等の急速な小型化や薄型化に対応する、0.5mmピッチの基板対基板コネクタです。基板間高
さ1.5mm/2.0mm/2.4mmのバリエーションを揃え、端子を含めた幅寸法は5.3mmを実現しました。
◇Outline
Series 5604 is a 0.5mm pitch, ultra low profile, and space-efficient, Board to Board connector that responds to a surge of down-
sizing and slimming requirements for cellular phones, PHS, Digital AV apparatus and etc. 1.5mm, 2.0mm and 2.4mm in stacking
height and 5.3mm in width including tails are realized.
◇特長
(1) 極数展開は50極から140極と多極です。
(2) 嵌合高さH=1.5mm、H=2.0mm、H=2.4mmを取り揃えています。
(3) ½背でありながらも、嵌合安定性に優れ、クリック感の向上により、確実な½業を可½にしています。
◇Features
(1) Multiple contacts from 50 to 140 are available.
(2) 1.5mm, 2.0mm and 2.4mm in stacking height are available.
(3) It achieves very low profile, it assures stable mated condition and improves the clicking feeling, which can ensure the proper
mating action work.
本カタログには推奨めっきを掲載しております。めっき種類・仕様、ならびに
生産対応可½極数については営業部に御確認願います。
Recommended plating types are mentioned in this catalogue.
For other plating types and their specifications, and available num-
bers of positions, please feel free to contact our sales department.
如何用VHDL设计一个延时器
输入是一些随机产生的信号,要求所有的这些输入信号在延时100个时钟周期后循序输出。请问这个该如何设计?输入信号的顺序已经给定!!!!!!!!!!! ...
eeleader-mcu FPGA/CPLD
本论坛发帖注意事项
本帖最后由 paulhyde 于 2014-9-15 09:52 编辑 在本论坛讨论毕业设计问题时,请说明设计的内容,和大概的软件构想.如果只说一句请教或者求助没人能够帮助你. ...
zhangf1982 电子竞赛
FPGA应用三个层面
FPGA应用可分为三个层面:电路设计、产品设计、系统设计1.系统级应用   系统级的应用是FPGA与传统的计算机技术结合,实现一种FPGA版的计算机系统如用XilinxV-4, V-5系列的FPGA,实现内嵌POW ......
suifeng654456 FPGA/CPLD
如何在lcd1602上面显示一个不确定的值
比如测量一个电容的数字,在lcd1602上面显示,但是电容的值不确定,这个程序该怎么写...
恋尘CC恋尘 微控制器 MCU
美光科技与英特尔25纳米3-bit-per-cell NAND 技术讲解
一个朋友推荐的视频,与大家分享下 http://player.youku.com/player.php/sid/XMjA5NDk1NTYw/v.swf 56576 相关产品背景: 美光和英特尔率先利用25纳米硅工艺技术推出3-bit-per-ce ......
soso 模拟电子
IEC 2006年7月中旬颁布的新标准目录
【来源:CESI】【作者:编译:童晓明】【时间: 2006-8-4 8:51:32】【点击: 28】 标准号 颁布时间 英 文 名 称 中文名称 分类编码 IEC 60749-26 18 July 2006 Semicondu ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 640  195  2410  825  1152  21  35  41  6  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved