电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATGB20.000/12.288

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATGB20.000/12.288概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATGB20.000/12.288规格参数

参数名称属性值
Objectid113594592
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
帮忙看下WinCE上的api hook
typedef void (*MYGETSYSTEMTIME)(LPSYSTEMTIME lpsystime); MYGETSYSTEMTIME oldGetSystemTime; BYTE oldaddr; BYTE newaddr; void WINAPI MyGetSystemTime(LPSYSTEMTIME lpsystime); v ......
cnic 嵌入式系统
谁说帝都只有雾霾
谁说帝都只有雾霾,可能是治理得当的缘故,今年的雾霾天明显少了很多,感受一下今天的天气吧!大片即视感,漫天都是棉花糖:victory: 201440 早上上班路上拍的 201439 刚到单位拍的窗 ......
eric_wang 聊聊、笑笑、闹闹
基于设备树的linux驱动开发(数据采集)
这是本人写的基于6通道单独采样的linux驱动。是基于混杂设备开发,以下是设备的设备树:pw_collect: collect@0x100000000 { compatible = "puwell,collect-1.0"; reg = ; interr ......
yupc123 FPGA/CPLD
年前高分3问:三串口支持,LCD,KITL
一:YL2440BSP三串口支持问题,YL已经做了3串口支持,我也在网上搜了很多这方面的资料,串口2能实现功能但是串口3不能实现。串口3是作为红外用的,我是把涉及红外的地方都给注释了,网上的资料也 ......
lianxiangke 嵌入式系统
virtuoso 原理图的模型问题
这里有一张图,是从电路原理图上选的nmos管,按q打开属性,那个模型名称是不是指的是原理图的模型名称?不是这个mos管的layout模型名称?两者无关? ...
M紫罗兰M 综合技术交流
要学习EMI/EMC设计,不知如何开始啊?
要学习EMI/EMC设计,不知如何开始啊?苦恼。http://www.cntronics.com/bbs/viewthread.php?tid=1075&pid=2537&page=1&extra=#pid2537...
xiaogangzhang 工业自动化与控制

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 57  985  132  2631  271  2  20  3  53  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved