电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PL580-35OCL-R

产品描述PL580-35OCL-R
产品类别无源元件    振荡器   
文件大小368KB,共10页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

PL580-35OCL-R概述

PL580-35OCL-R

PL580-35OCL-R规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microchip(微芯科技)
包装说明TSSOP-16
Reach Compliance Codecompli
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT
安装特点SURFACE MOUNT
最大工作频率320 MHz
最小工作频率38 MHz
最高工作温度70 °C
最低工作温度
振荡器类型PECL
物理尺寸5.1mm X 4.5mm X 1.2mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
技术PECL

文档预览

下载PDF文档
(Preliminary)
38MHz-320MHz Low Phase Noise VCXO
FEATURES
Less than 0.4ps RMS (12KHz-20MHz) phase
jitter for
all frequencies
.
Less than 25ps (typ.) peak to peak jitter for all
frequencies.
Low phase noise output (@ 1MHz frequency
offset
-144dBc/Hz for 155.52MHz
-140dBC/Hz for 311.04MHz
19MHz-40MHz crystal input.
38MHz-320MHz output.
Available in PECL, LVDS, or CMOS outputs.
No external varicap required.
Output Enable selector.
Wide pull range (+/-200ppm).
3.3V operation.
Available in 3x3 QFN or 16-pin TSSOP
packages.
PACKAGE PIN ASSIGNMENT
VDDANA
XIN
XOUT
SEL2^
OE_CTRL
VCON
GNDANA
LP
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GNDBUF
QBAR
VDDBUF
Q
GNDBUF
LM
VDDANA
SEL0^
10
DESCRIPTION
The PL580-3X is a monolithic low jitter and low
phase noise VCXO, capable of 0.4ps RMS phase
jitter and CMOS, LVDS, or PECL outputs, covering a
wide frequency output range up to 320MHz. It allows
the control of the output frequency with an input
voltage (VCON), using a low cost crystal.
The frequency selector pads of PL580-3X enable
output frequencies of (2, 4, 8, or 16) * F
XIN
. The
PL580-3X is designed to address the demanding
requirements of high performance applications such
as SONET, GPS, Video, etc.
XOUT
SEL2^
OE_CTRL
VCON
12
13
14
15
16
1
11
SEL1^
9
XIN
16-pin TSSOP
8
7
6
GNDBUF
QBAR
VDDBUF
Q
PL580-3X
2
3
4
5
GNDANA
3x3 QFN
Note1: QBAR is used for single ended CMOS output
.
Note2: ^ Denotes internal pull up resistor.
BLOCK DIAGRAM
VCON
VARICAP
VCO
Divider
Charge
Pump
+
Loop
Filter
Output
Divider
(1,2,4,8)
GNDBUF
LM
LP
XIN
XOUT
XTAL
OSC
Phase
Detector
VCO
(F
XiN
x16)
QBAR
Q
Performance Tuner
OE
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 10/31/07 Page 1
TI近期培训----- 地点很多哦
中国培训活动 城市日期培训内容链接主题类型 北 京2015 年 5 月 25 日2015 TI 汽车电子研讨会立即报名TI 提供包括高级驾驶员辅助系统 (ADAS),车身电子元件与照明,信息娱乐与仪表盘,混合 ......
dontium 模拟与混合信号
新人求助,Altium敷铜后不连接
433006433007第一个是我从别的地方搞到的图,第二个是我自己敷铜的状况,就是不和铜皮连在一起,怎么才能敷成第一幅图的样子 ...
Alex1 模拟电子
问个老问题 arm板的调试串口改成普通串口
查了半天,但是说的都不太一样,不知道哪个正确,开个贴再问一下。 板子现在串口1是作为调试串口的,想改成普通串口。(wince5.0 S3C2440) 应该改debug.c的哪里? 还需要修改platform.reg的 ......
hongyan ARM技术
关于结构体嵌套的问题
我编写了下面住的那结构体,就是在一个结构体中嵌套一个结构体数组;程序如下: typedef struct { struct data TXBUF; volatile uint32_t head; /*!< ReceiveData T ......
panzhenlkj NXP MCU
D类功放负载RL耳机接法的问题 D-Class AMP
各位大神 请教一个关于D类功放负载耳机接法的问题 如图所示542529 这种是耳机一端连接输出 一端接地 (这个接法是我目前需要的) 而现在大多数的功放芯片是两个输出端分别接耳机的两端 如 ......
jkairup 模拟电子
边界对齐是与编译器相关的还是与处理器相关,我该怎么设置边界对齐?谢谢!
请教大家,结构体的边界对齐是与编译器相关的还是与处理器相关的? 我的编译器是Tornado,处理器是PPC,有人告诉我该怎么设置边界对齐吗?谢谢...
hefang0511 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2054  1495  49  1577  2880  43  4  37  9  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved