电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATFA24.576/16.384

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TATFA24.576/16.384概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATFA24.576/16.384规格参数

参数名称属性值
Objectid4000528410
包装说明DIP-16
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
三星屏幕新专利 可折叠卷曲
三星对于手机屏幕的执着程度有目共睹,继2013年推出全球首款曲面显示屏手机后,接连发布数款类似屏幕手机。不过这还只是开端,三星最近曝光的专利或许预示着这家公司打算在柔性屏幕领域大展身手 ......
elecA PCB设计
msp430f5529开发板烧过LCD程序后,再烧写LED程序,为什么LCD还有显示
msp430f5529开发板烧过LCD程序后,再烧写LED程序,为什么LCD还有显示...
yinger01 微控制器 MCU
有奖直播:当智能遇上工业,技术如何落地?
随着人工智能技术的不断成熟,如今已经应用到多个领域。特别是在边缘侧扩展,庞大的数据量需要快速有效地分析,这极大增强了对于边缘计算的需求,边缘计算的重要性因而逐渐凸显。智能工业是一个 ......
EEWORLD社区 嵌入式系统
新人真心求罩
最近刚刚搞完map430的LaunchPad,会一些,但不是很会,现在转战Zigbee,当然,430不会丢的,继续,因为有高人知道说,CC2530和430很类似,所以,希望一起学一下,不要狠狠熟练,希望能会一些基 ......
574937246 无线连接
ADI 心电信号应用笔记(完整版)
这个应用笔记是ADI中国技术支持中心的技术人员所做,个人感觉,硬件滤波设计的不错,而且应用设计文档制作的是中文版,使人感到通俗易懂。同时CPU采用ARM内核的ADuC7020,因此可移植性比较好, ......
lixiaohai8211 医疗电子
皮肤
大哥,大姐们谁有做皮肤方面的经验呀?给分享分享。谢谢...
ptpu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 4  437  564  607  1424  1  9  12  13  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved