电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFA34.368/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATFA34.368/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFA34.368/24.576规格参数

参数名称属性值
Objectid4000532798
包装说明PACKAGE-16
Reach Compliance Codecompliant
ECCN代码EAR99
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
ADS1.2如何设置LPC2138的堆栈
如题,我用malloc函数的时候发现返回值为空,编译通过后,RW只有4k,不应该存在溢出。查了下map,结果堆为0,栈只有4,是不是我的设置出了问题,如何设置堆栈。 这是ADS上我做的设置 ROM_LOAD ......
chenxiaoang 嵌入式系统
在卫星应用中使用低噪声模块
低噪声模块 (LNB)是卫星通信系统接收器链中的关键功能模块。LNB 基本上由一个低噪声放大器 (LNA) 链和一个下变频器组成。虽然 LNB 中使用的组件和电路随着时间的推移而不断发展,并且在产品之间 ......
btty038 无线连接
出Hp54503A 500MHz带宽示波器一台
本帖最后由 zcc_hunter 于 2014-2-18 10:25 编辑 惠普HP54503A数字示波器,500MHz带宽、四通道全功能,适合观察高频重复信号,可用于单片机开发,电视机、无线电通信设备的维修等。机器自检自 ......
zcc_hunter 淘e淘
Newbit开发板的原理图(已更新,修复Adobe打开错误问题)
本帖最后由 dcexpert 于 2017-3-29 10:48 编辑 Newbit的原理图,供大家参考。 291830 已经修正了Adobe reader打开出错的问题 此内容由EEWORLD论坛网友dcexpert原创,如需转载或用 ......
dcexpert MicroPython开源版块
stm8上电后程序可以运行,但管脚没有反应,急
硬件电路连接应该没有问题,因为以前使用同样的硬件电路,只是重新画了一块板子 现在程序运行,仿真都没问题,但我想试验一下管脚高低电平变化, 可是管脚没有任何变化,我已经设置输 ......
wlpo520 stm32/stm8
北京限购令出台,未来是好是坏?
没房子的,可以再等等了 也许未来一两个月,房价就会跌了.........
john_wang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1098  694  584  2851  414  23  14  12  58  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved