电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHP2208100PPM14.7K1%NTR0131E2

产品描述Fixed Resistor, Metal Glaze/thick Film, 0.75W, 14700ohm, 200V, 1% +/-Tol, -100,100ppm/Cel, 2208,
产品类别无源元件    电阻器   
文件大小152KB,共9页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

CHP2208100PPM14.7K1%NTR0131E2概述

Fixed Resistor, Metal Glaze/thick Film, 0.75W, 14700ohm, 200V, 1% +/-Tol, -100,100ppm/Cel, 2208,

CHP2208100PPM14.7K1%NTR0131E2规格参数

参数名称属性值
是否Rohs认证符合
Objectid965025153
Reach Compliance Codecompliant
Country Of OriginFrance
ECCN代码EAR99
YTEOL7.8
构造Chip
JESD-609代码e2
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.5 mm
封装长度5.58 mm
封装形式SMT
封装宽度1.91 mm
包装方法TR
额定功率耗散 (P)0.75 W
参考标准MIL-R-55342D
电阻14700 Ω
电阻器类型FIXED RESISTOR
系列CHP HYBRID
尺寸代码2208
技术METAL GLAZE/THICK FILM
温度系数100 ppm/°C
端子面层Tin/Silver (Sn/Ag) - with Nickel (Ni) barrier
容差1%
工作电压200 V

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips (< 0.25 % at Pn at 70 °C during 1000 h)
Thick Film Technology
FEATURES
Vishay Sfernice thick film resistor chips are specially
designed to meet very stringent specifications in terms
of reliability, stability < 0.25 % at Pn at + 70 °C during
1000 h, homogeneity, reproducibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: Standard passivated version for
industrial, professional and military applications
HCHP: For high frequency applications
ESCC approved see CHPHR
SMD wraparound chip resistor
Halogen-free according to IEC 61249-2-21 definition
Compliant to RoHS directive 2002/95/0EC
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high operating conditions. They can withstand
thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Evaluated to ESCC 4001/026 (see CHPHR datasheet).
DIMENSIONS
in millimeters (inches)
A
D
D
C
D
A
D
C
E
E
B
A
B
VALUE
TOL.
VALUE
TOL.
1.27
0.152
0.60
0502
0.127 (0.005)
(0.050)
(0.006)
(0.024)
1.27
0.152
1.27
0.127 (0.005)
0505
(0.050)
(0.006)
(0.050)
1.52
0.152
0.85
0603
0.127 (0.005)
(0.060)
(0.006)
(0.033)
0705/
1.91
0.152
1.27
0.127 (0.005)
0805
(0.075)
(0.006)
(0.050)
2.54
0.152
1.27
0.127 (0.005)
1005
(0.100)
(0.006)
(0.050)
3.05
0.152
1.60
1206
0.127 (0.005)
(0.120)
(0.006)
(0.063)
3.81
0.152
1505
1.32 (0.052)
0.127 (0.005)
(0.150)
(0.006)
5.08
0.152
2.54 (0.100)
0.127 (0.005)
2010
(0.200)
(0.006)
2.54
0.152
5.08 (0.200)
0.127 (0.005)
1020
(0.100)
(0.006)
5.58
0.152
2208
1.91 (0.075)
0.127 (0.005)
(0.220)
(0.006)
6.35
0.152
3.06 (0.120)
0.127 (0.005)
2512
(0.250)
(0.006)
2.54
0.152
2.54 (0.100)
0.127 (0.005)
1010
(0.100)
(0.006)
* Pb containing terminations are not RoHS compliant, exemptions may apply
CASE
SIZE
www.vishay.com
54
C
VALUE
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5 (0.020)
0.5 (0.020)
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
VALUE
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
D/E
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
For technical questions, contact:
sfer@vishay.com
Document Number: 52023
Revision: 25-Aug-09
Xilinx FPGA设计优化
异步复位对通用逻辑结构也会产生影响。由于所有的赛灵思FPGA 通用寄存器都具有将复位/ 置位编程为异步或同步的能力,因此设计人员可能认为使用异步复位没什么不妥。但这种假设通常是错误的。如 ......
eeleader FPGA/CPLD
LEGO EV3主机系统移植到BBB
...
活着的亡灵 DSP 与 ARM 处理器
这到题怎么做?
在x86CPU保护模式下,设计一款存储管理器,要求支持三个进程能够同时载入内存中。请用GDT、LDT、TSS...和汇编语言或C语言实现。求救!...
raez 嵌入式系统
世界著名汽车品牌标识演化历史------ 大众
大众 Volkswagen 大众汽车的名字来自于德语的“人民汽车”之意。仅仅从大众汽车网站上的资料,你一定不会知道,这个公司的历史可以直接追溯到二战的元凶:阿道夫·希特勒(Adolf Hitl ......
1ying 汽车电子
freescale MCF51JM128 USB 主口
谁用freescale 的MCF51JM128成功开发过USB主机,用于数据下载,保存到USB存储设备?我们正在为某汽车公司研发一款汽车行驶记录仪,要用到USB主口,虽然freescale提供了USB的协议栈,但我们时间 ......
wo_mig 汽车电子
FPGA IO定义与使用
在VHDL 语言中,定义IO 就是定义该管脚为输入或输出或输入输出。 用语法表示如下: A: IN STD_LOGIC; --------------定义为输入 B : OUT STD_LOGIC; --------------定义为输出 C: IN ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2229  1715  1744  761  2838  45  35  36  16  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved