电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

1812N911Z102NT

产品描述Ceramic Capacitor, Multilayer, Ceramic, 1000V, 80% +Tol, 20% -Tol, C0G, 30ppm/Cel TC, 0.00091uF, Surface Mount, 1812, CHIP
产品类别无源元件    电容器   
文件大小56KB,共4页
制造商Knowles
官网地址http://www.knowles.com
标准
下载文档 详细参数 全文预览

1812N911Z102NT概述

Ceramic Capacitor, Multilayer, Ceramic, 1000V, 80% +Tol, 20% -Tol, C0G, 30ppm/Cel TC, 0.00091uF, Surface Mount, 1812, CHIP

1812N911Z102NT规格参数

参数名称属性值
是否Rohs认证符合
Objectid2096343454
包装说明, 1812
Reach Compliance Codecompliant
Country Of OriginMainland China, USA
ECCN代码EAR99
YTEOL7
电容0.00091 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度1.65 mm
JESD-609代码e3
长度4.57 mm
安装特点SURFACE MOUNT
多层Yes
负容差20%
端子数量2
最高工作温度125 °C
最低工作温度-25 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR
正容差80%
额定(直流)电压(URdc)1000 V
尺寸代码1812
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度3.18 mm
某外资公司(上海)急聘 IC验证工程师!!!
Dear All,某外资公司(上海浦东)急聘Verification Engineer!!要求:硕士3-6年,欢迎投递简历至[email]Jessicawu2308@hotmail.com[/email]或加QQ:3142971475进行咨询:loveliness:JD如下:Position Description:?Deliver/implement advanced verification ...
wswjm777 求职招聘
关于cio问题,heap问题疑问求助
我要用c6678做fft的以太网传输,现在,我的程序编译是通过的,但运行有问题,只实现了fft功能,以太网功能实现不了。如所图所示,图中显示有两个问题,一个是cio ,一个是heap的内存分配问题,源于heap内存,我不断加大内存,但还是不够,这是为什么呢。我觉得程序在NC_NetStart( hCfg, NetworkOpen, NetworkClose, NetworkIPAddr )语句中就...
shiny12 DSP 与 ARM 处理器
微秒级内存实时数据库eXtremedb在VxWorks上面的高能性能评测?
实时数据管理的权威技术-------微秒级内存数据库eXtremeDB:eXtremeDB实时数据库是一款特别为实时与嵌入式系统数据管理而设计的数据库,只有50K到130K的开销,速度达到微秒一级。接口语言包括C、C++、嵌入式SQL、JNI等,通过定制数据库根据应用动态生成。使用时通过接口编程,编译链接时将eXtremeDB内核嵌入到应用程序中。eXtremeDB完全驻留在主内存中,不使用文件系...
09930051302 实时操作系统RTOS
FPGA又一opencores,大家一起来建造!
FPGA设计中IPcore的使用一直是一个热点,从软核到内嵌的硬核是FPGA设计的一个升华,本帖志在开辟这处IPcore的收集地,原大家同策同力,多分享些,多介绍些……本帖分享源码,经大家验证有用后,可享受10到100枚芯币奖励~~~PCI的VHDL源码:[url=https://bbs.eeworld.com.cn/thread-88555-1-3.html]http://bbs.eeworld....
小志 FPGA/CPLD
求助,负载电源工作一段时间后,单片机会自带关断
负载是一个臭氧发生器3.7V 工作电流是400ma,通过Pmos开关控制电池供电3.7V 2500MAH,在使用过程中发现臭氧模块工作后有概率控制板单片机会关闭,无输出,需要重启按键。下面是原理图,Pmos用的是AO3407,找不到什么问题,求大神看看解惑是否有取值不挡的器件...
胡一刀123 模拟电子
FPGA UART FIFO方案征求
我想用FPGA做usart 速率能达到6M波特率,一片FPGA可能要实现6-8个usart。  接收到数据不用中断方式通知CPU,应为这样会占用CPU的资源,我想接收的数据直接进FIFO,然后CPU在FIFO读取USART接收的数据。大家有什么好的推荐?...
xiaoxin1 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 164  402  558  1152  1530 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved